IAR מרחיב תומכים בטכנולוגיית מעבדי RISC-V של אנדים

עדכון: 24 ביוני 2021

IAR מרחיב תומכים בטכנולוגיית מעבדי RISC-V של אנדים

IAR מרחיב תומכים בטכנולוגיית מעבדי RISC-V של אנדים

IAR Systems, ספקית כלים ושירותי תוכנה לפיתוח משובץ, הציגה גרסה חדשה של כלי הפיתוח המקצועיים שלה עבור RISC-V.

במהדורה האחרונה הזו, שרשרת כלי הפיתוח המלאה IAR Embedded Workbench עבור RISC-V מוסיפה תמיכה עבור הרחבות והתקנים האחרונים של RISC-V של אנדים, ומשפרת את הביצועים ביישומים מבוססי RISC-V.

IAR Embedded Workbench עבור RISC-V מסייע למפתחים להבטיח שהיישום מתאים לצרכים הנדרשים ומייעל את השימוש בזיכרון על הלוח. בעזרת התמיכה של AndeStar V5 RISC-V הרחבת ביצועים, מפתחים יכולים להשתמש ב- IAR Embedded Workbench כדי ליצור יישומים עם ביצועים מוגברים וגודל קוד מופחת.

שרשרת הכלים תומכת בכל ליבות V32 RISC-V של 5 סיביות של האנדים, כולל N22, N25F, D25F, A25, A27, N45, D45 ו- A45. מפרט הרחבות ה- SIMD / DSP ארוז RISC-V (טיוטת RVP) והפונקציות הפנימיות המתאימות, כמו גם ספריות DSP של Andes.

"ארכיטקטורת AndeStar V5 RISC-V מביאה את הערך הייחודי והתחרותי ללקוחות RISC-V שלנו", אמר ד"ר צ'רלי סו, Andes טכנולוגיה נשיא ו-CTO. "V5 מציע תאימות מלאה לטכנולוגיית RISC-V הקומפקטית, המודולרית והניתנת להרחבה על ידי תמיכה בהוראות הסטנדרטיות שלה. בנוסף, הוא משלב תכונות מורחבות באנדים, כגון הרחבת ביצועים והרחבת CoDense, ליישומים מהקצה לענן".

IAR Embedded Workbench for RISC-V הוא מהדר C / C ++ מהדר ושרשרת כלים לבאגים עם כל מה שמפתחים משובצים צריכים להשתלב ב- IDE יחיד. כדי להבטיח את איכות הקוד, שרשרת הכלים כוללת C-STAT לניתוח קוד סטטי. C-STAT מוכיח יישור קוד עם תקני התעשייה כמו MISRA C: 2012, MISRA C ++: 2008 ו- MISRA C: 2004, ומזהה גם פגמים, באגים ופגיעות אבטחה כפי שהוגדרו על ידי CERT C ו- CWE (Common Weakness Enumeration).

לחברות שעובדות עם יישומים קריטיים לבטיחות, IAR Embedded Workbench for RISC-V זמין במהדורת בטיחות פונקציונלית המאושרת על ידי TÜV SÜD על פי IEC 61508, ISO 26262, IEC 62304, EN 50128, EN 50657, IEC 60730, ISO 13849, IEC 62061, IEC 61511 ו- ISO 25119, המספקים כלים מוסמכים, אימות פשוט ותמיכה מובטחת לאורך מחזור חיי המוצר.