イーサネットPHYにより、ルーターとラインカードの帯域幅をXNUMX倍にすることができます。

更新日: 10 年 2021 月 XNUMX 日

ルーター、スイッチ、ラインカードには、800G、クラウド サービス、AI および ML アプリケーションによって増大するデータセンター トラフィックを処理するために、より高い帯域幅、ポート密度、最大 5GbE の接続が必要です。より高い帯域幅を提供するこれらの設計は、最新のプラガブル光ファイバー、システム バックプレーン、パケット プロセッサーをサポートするために必要な 112G PAM4 SerDes 接続への業界の移行に伴うシグナル インテグリティの課題を克服する必要があります。これらの課題は、業界で最もコンパクトと言われている Microchip の 1.6T 低電力 PHY ソリューションによって克服できるようになりました。 テクノロジー PM6200 META-DX2L は、業界初のテラビット スケール PHY ソリューションである 35G PAM56 の前身である META-DX4 と比較して、ポートあたりの電力を 1% 削減します。

リンリーグループのネットワーキングの主任アナリストであるボブウィーラーは、次のように述べています。 「マイクロチップのMETA-DX112Lは、4 GbE、2 GbE、および100 GbE接続用のスイッチファブリックとマルチレートオプティクスにラインカードをブリッジすることにより、これらの要求に対応するように最適化されています。」

高密度1.6T帯域幅、省スペースフットプリント、112G PAM4 SerDesテクノロジー、および1GbEから800GbEまでのイーサネットレートのサポートを備えたこのイーサネットPHYは、接続の多様性を提供して、設計の再利用を最大化する産業用温度グレードのデバイスです。リタイマー、ギアボックス、リバースギアボックスからヒットレス2:1マルチプレクサまでさまざまなアプリケーション。 高度に構成可能なクロスポイントおよびギアボックス機能は、スイッチデバイスのI / O帯域幅を広範囲に使用して、幅広いプラガブルオプティクスをサポートするマルチレートカードに必要な柔軟な接続を容易にします。 PHYの低電力PAM4SerDesを使用すると、クラウドデータセンター、AI / MLコンピューティングクラスター、5G、およびテレコムサービスプロバイダーインフラストラクチャの次世代インフラストラクチャインターフェイスレートを、長距離DACケーブル、バックプレーン、またはプラグ可能な光学系。

「56G世代では、業界初のテラビットPHYであるMETA-DX1を導入しました。その後、クラウドデータセンター、112Gネットワ​​ーキング、およびAI / MLコンピューティングのスケールアウト」とMicrochip社の通信ビジネスユニットのバイスプレジデントであるBabakSamimi氏は述べています。 「META-DX5LPHYは、低電力アーキテクチャ内で最小のフットプリントで最大1.6Tの帯域幅を提供することにより、市場に出回っている以前のソリューションの帯域幅を2倍にし、新しいレベルの電力効率を確立します。」