Synopsys, 에뮬레이션 성능의 혁신 공개

업데이트: 18년 2021월 XNUMX일

Synopsys, 에뮬레이션 성능의 혁신 공개

Synopsys, 에뮬레이션 성능의 혁신 공개

Synopsys는 HPC, 10G, GPU, 인공 지능 (AI) 및 자동차와 같은 영역에서 복잡한 시스템 온 칩 (SoC)의 하드웨어 및 소프트웨어 검증 속도를 높이기 위해 5MHz 성능을 제공하는 에뮬레이션의 여러 새로운 혁신을 발표했습니다.

ZeBu EP1 에뮬레이션 시스템은 Synopsys의 직접 연결 아키텍처를 활용하여 설계 커뮤니케이션을 최적화하고 크게 향상된 에뮬레이션 성능을 제공합니다.

또한 ZeBu의 전력 인식 에뮬레이션, 시스템 수준 디버그, 하이브리드 에뮬레이션 및 가상 호스트 및 장치 기능은 하드웨어 및 소프트웨어 도메인 모두에서 SoC 제품 준비를 가속화 할 수 있습니다.

"우리는 업계 최고의 고객과 협력하여 검증 하드웨어의 혁신을 계속 가속화하고 있습니다." 마노 간디, Synopsys의 Verification Group 총괄 관리자. “ZeBu EP1은 획기적인 성능과 디버그를 제공하는 여러 하드웨어 및 소프트웨어 기술의 융합을 나타냅니다. ZeBu의 고유 한 빠른 에뮬레이션 기능을 통해 전자 회사는 전체 소프트웨어 스택으로 가장 진보 된 SoC를 개발하고 확인할 수 있습니다. "

Synopsys Verification Continuum Platform의 일부인 ZeBu는 포괄적 인 사용 사례를 지원합니다. 최근 ZeBu 혁신에는 다음이 포함됩니다.

  • ZeBu 권한 부여 에뮬레이션 시스템, 최초의 SoC 전력 인식 에뮬레이션 시스템으로 전체 설계 및 소프트웨어 워크로드의 맥락에서 실행 가능한 전력 프로파일 링을 통해 하루에 여러 번 반복 할 수 있습니다.
  • ZeBu 시스템 레벨 디버그 지속적인 데이터 스트리밍을위한 고 대역폭 호스트 인터페이스를 활용하고 중복 에뮬레이션 실행을 제거하기위한 결정적 재생을 활용하여 수십억주기의 소프트웨어 워크로드로 복잡한 SoC를 효율적으로 디버깅 할 수 있습니다.
  • ZeBu 하이브리드 에뮬레이션 가상 프로세서, 메모리 및 인터페이스 모델의 광범위한 라이브러리에서 지원하는 Virtualizer 가상 프로토 타이핑을 통해 OS 부팅에 대해 70-100 배의 처리량을 제공하여보다 복잡한 소프트웨어 유효성 검사와 조기 테이프 아웃을 가능하게합니다.
  • ZeBu 가상 호스트 및 장치 PCIe 5.0, USB3, SATA, 이더넷 및 NVMe 용 모델을 사용하면 복잡한 SoC의 실제 OS, 드라이버 및 애플리케이션 소프트웨어를 사용하여 호스트-디바이스 소프트웨어 스택을 검증 할 수 있습니다.
  • ZeBu 시뮬레이션 가속화 technology 통합 테스트벤치 및 설계 컴파일, 속도 최적화 프로토콜 트랜잭션을 통해 시뮬레이션 속도를 100배 향상시켜 더 빠른 RTL 회귀 성능 및 환경 구축을 제공합니다.
  • ZeBu 속도 어댑터 ICE (in-circuit emulation) 사용 사례를 위해 ZeBu 에뮬레이션 시스템을 실제 환경에 연결합니다. 입증 된 Synopsys DesignWare IP를 기반으로 PCIe, CXL 2.0, 이더넷, USB, SATA, 디스플레이 포트는 물론 5G 테스터, 네트워킹 테스터 및 고객 별 하드웨어를 지원합니다.