Imaginatio movet RISC-V CPU familia

Renovatio: December 8, 2021

Imaginatio movet RISC-V CPU familia

Imaginatio movet RISC-V CPU familia

Imaginatio Technologies denuntiavit catapultam, lineam productam RISC-V CPU quae designata est ad necessitates computandi heterogeneae proximae generationis.

Ex RISC-V, Catapulta imaginatio CPUs configurari potest ad effectus, efficiendos, vel ad profiles aequabiles, eas aptas ad amplis mercatis faciendis.

CPUs augentur velociter expansioni RISC-V ecosystematis, et introitus imaginationis celerius RISC-V ecosystem dilatationem efficiet ut oblationes productorum, praesertim systematum heterogenearum, maiorem ampliationem augeat. Clientarii nunc etiam ampliorem electionem solutionum in aperto RISC-V ISA aedificatae habebunt, seram in architecturae proprietatis vitantes.

Catapulta CPUs praesto sunt in quattuor familiis distincta: dynamica moderatorum; real-time embedded CPUs; summus perficientur applicationis CPUs; et officiatorie CPUs tutum autocinetum.

Prima familia, microcontrollers, iam in naviculas in summo opere autocineto GPUs in SoCs ex imaginatione clientium, sunt. Real-time embedded CPUs nunc praesto sunt. Princeps applicationis CPUs et Automotive CPUs sequentur ex 2022 application.

Catapulta CPUs machinantur pro mercatus per 5G modes, repositiones, ADAS / vehicula autonomae, centrum datae, et operandi magni computandi. Multiplices sunt et veniunt in utroque 32-bito et 64-bit variantes et plethoram habent optionum mos configurabiles, sicut per applicationes ad necessitatem. Escendere possunt usque ad octo nucleos asymmetricos cohaerentium per botrum, ad mobilitatem SoC auctam, cum optione acceleratores consuetudinis addere.

Tim Mamtora, dux Innovationis, Imaginatio dixit, "Quae ratio computandi in nube crescit, in margine et in machinis, provocatio semper maior est ut ingentes notitiarum copiae in aream et rationes potentiae arcte coactae procedamus. Architecturae heterogeneae clavis sunt ad perficiendum, flexibilitatem et mollitiam praestantes cum accelerentes magis magisque diversae laborialium statutae. Nostrae novae CPU nuclei nos his necessitatibus melius convenire sinunt, ut solutiones RISC-V praestantium comprehendendi mercatum afferentes solutiones nostras GPU, retis neuralis et productorum Ethernetorum compleant."

Catapulta CPUs plena hardware, programmata et debug subsidium praebent pro SoCs Imaginatione IP utens. Cum praematuris faciendis exemplaribus disponibilitate, SoC artifices applicationes suas formare possunt necessitates et recta elementa computare. Hoc subsidium permittit effectrix ad facultates systematis liberandas et augendas ad effectum et industriam consiliorum suorum efficientiam.

Catapulta autocineta CPUs ad ISO 26262 signa automotiva evoluta sunt et solutiones CPU singulas praebent pro singulis Automotivis Salutis Integrity Level (ASIL). Praeterquam ut praesto sint in variantibus officiariis tutae et securae, CPUs in notionibus securitatis probatae industriae nituntur.

Catapulta CPUs tradita sunt cum SDK plene featured, quod includit versiones auctae industriae vexillum fabricandi et debug instrumenta qualia sunt GCC, LLVM et GDB, optimized C bibliothecae et imaginatio IDE: Catapulta Studio. Catapulta Studio visualis Codicis innititur, extra notas infixas, RISC-V evolutionem et arctam integrationem amplioris SDK, permittens tincidunt ut plene uteretur Catapulta CPUs.

Catapulta SDK praesto est pro Fenestra, Ubuntu, CentOS et MacOS et utrumque FreeRTOS et plenum subsidium pro Linux possidet referentes bootloaders, nucleos et Yocto-substructio tabulatorum.

Catapulta CPUs tradita sunt cum exemplaribus tam velocibus quam effectivis, quae interactivas debug praebent et cum simulatore gemm5 compatiuntur, ambitus simulationis reserans auctam vim et efficaciam probationis.