Infineon subsidium extendit pro PSoC 6 MCUs cum Embedded Veneficus Studio

Renovatio: November 18, 2021

Infineon subsidium extendit pro PSoC 6 MCUs cum Embedded Veneficus Studio

Infineon subsidium extendit pro PSoC 6 MCUs cum Embedded Veneficus Studio

Technologiae Infineon auxit PSoC 6 familiam microcontrollorum (MCUs) graphica et instrumenta amplificata per subsidia bibliothecae graphicae Embedded Veneficus et instrumentum studiorum.

Graphics Veneficus Engine Modus Toolbox compatibilis est et in CY8CKIT-062S2-43012 ornamentum evolutionis cum completum user duce et auxilio pro Studio Veneficus Embedded.

PSoC 6 designatores ad finem utentis experientiam emendare poterunt cum interfaces graphicis (GUIs) quae ad ferramenta cum minore memoriae vestigio explicari possunt ad casus utendi sicut vox et graphice machinamenta lassitudines et instrumenta alba.

"Designatores nunc ampliorem copiam instrumentorum programmatum habent ad altiores faciendos graphics sustinendos pro PSoC 6 MCU applicationes cum Embedded Veneficus", explicavit Danny Watson, Principalis Software Product Marketing Procurator apud Infineon. “PSoC 6 familia nostra faciles usus tradit, humilitatis potentias IoT applicationes cum singulari experientia consumptorum pro applicationibus altilium-potestatis. Horruit nos offerre totum instrumentum Veneficus Embedded cum PSoC 6 familia nostra.

Veneficus embedded est TARA Systems 'embedded GUI' Technology qui dat designers creare suggestum-independens, summus perficientur GUIs in reoptionibus MCUs constrictis. Utendo Embedded Veneficus, designatores instrumentis suis uti possunt ad novas interfaces graphicas generandas et eas ad PSoC 6 MCUs explicandas. Praeterea, designantes adhuc currere possunt demonstrationes graphicas exsistentes in ferramentis suis PSoC.

Architectura PSoC 6 super potentiae technologiarum 40-nm processuum ultra-humilis aedificatur, et technologiae MCUs leverage humilium potentiarum technologiae ad plenam vitam activitatis extendendae usque ad plenam hebdomadem pro wearables obtinetur.

Electio duplicalis-core Brachii Cortex-M4 vel Cortex-M0+ architecturae permittit designatores simul optimize potentiae et effectus. Designatores MCU periphericis programmatis definitis uti possunt ad consuetudinem analogi ante-finium (AFEs) vel digitalis interfaces ad systematis systematis componentibus ut electronic-ink ostendimus.

The PSoC 6 MCU etiam ultimam generationem Infineon CAPSENSE technologiam capacitivam sentiendi notat, qua moderni tactus et gestus interfaces fundantur.