TI affirmat minimam latitudinem 24-bit ADC .

Renovatio: August 6, 2023
TI affirmat minimam latitudinem 24-bit ADC .

The ADS127L11, novissimum opus in TI's portfolio praecisionis divulgationis ADCs, ultra-praecisum notitiarum acquisitionem consequitur in sarcina minor% L, potentia consummatio optimizing, sedis resolutio et mensurae.

Cogitatus dilatationem et humilem latentiam colum praebens optiones colum ad ADC optimize perficiendas praebet, ac data acquirendo formandam libera.

Designatores modus ampliandi uti potest ad solutionem AC mensurae solutionem cum 50 latitudine latioris, datae rates quam altae quam 400 kSPS, et 30% altioris significationis ad strepitum proportio quam convertentium certandi, cum strepitus ad frequentias altas extenuando.

In modum humilitatis latency, Chipndelivers 25% latitudinis inferioris usque ad 1,067 kSPS et 83.3% inferioris cinguli summa — 50 nV/°C — adiuvare designatores meliores DC solutionis mensurae, data perput et responsionis tempora in notitia acquisitionis et conditionis vigilantia. utilibus.

Cogitatus venit in 3-mm-by-3-mm quadrum in sarcina nulla plumbea (WQFN).

Potentia consummatio tam gravis est quam 3.3 mW cum rates sampling quam 50 kSPS, meliori signo solutionis et pugnae vitae.

Chipum venit vel in 20-clavum, 3-mm-by-3-mm WQFN involucrum vel 20-pinum, 6.5-mm-by-4.4-mm, tenuem sarcinam parvam adumbrans (TSSOP).

Pricing incipit in US$5.75 in quantitates 1,000-unitas.

Aestimatio modulorum praesto sunt in TI.com pro US$149.00.