LDO boleh diprogramkan secara digital menurunkan hanya 45mV pada 3A

Kemas kini: 11 Ogos 2023
LDO boleh diprogramkan secara digital menurunkan hanya 45mV pada 3A

Digelar LT3073, outputnya, ditetapkan melalui tiga pad peringkat tiga, boleh menjadi: dalam kenaikan 50mV daripada 500mV kepada 1.2V, dalam kenaikan 100mV daripada 1.2 kepada 1.8V, dan kemudian 2, 2.5, 3, 3.3 atau 4.2V.

Toleransi keluaran ialah ±1.5% berbanding beban talian dan suhu, dan terdapat peminggian keluaran ±2.5%.

Keciciran biasa ialah 45mV (3A Tj=25°C) dan hingar keluaran dengan pintasan rujukan 4.7μF kapasitor ialah 1.2µVrms (10Hz hingga 100kHz). Ciri hingar lain ialah hingar bintik 3nV/√ pada 10kHz dan hingar 7µVp-p 1/f (100mHz hingga 10Hz)

Nisbah penolakan bekalan kuasa ialah 52dB pada 1MHz, dan pengatur adalah stabil dengan keluaran seramik Kapasitor daripada 10μF dan ke atas.

Ciri penjejakan (kiri) disertakan untuk mengawal pengawal selia pensuisan huluan untuk mengekalkan pemalar voltan merentasi LT3073 apabila pelesapan kuasa perlu diminimumkan.

Pemantauan semasa (±3% pada 3A) disertakan dan terdapat bendera yang mempunyai kuasa yang baik.

Perlindungan terbina dalam termasuk penguncian bawah voltan, had arus dalaman dan penutupan terma dengan histerisis.

Pembungkusan ialah 3 x 4mm 22pad LQFN (QFN footprint).

Peranti Analog melihatnya menjanakan FPGA, mikropemproses, litar komunikasi RF dan dalam aplikasi bekalan sensitif hingar lain.