Tonggak Baru untuk India dalam R&D Chip

Kemas kini: 6 Ogos 2023
Tonggak Baru untuk India dalam R&D Chip

Dunia semula jadi adalah analog sementara pengkomputeran adalah digital. Komputer melihat dunia semula jadi melalui sensor, yang output analognya ditukar melalui digitizer chip atau analog ke digital converter (ADC).

Foundries menghasilkan cip ini secara besar-besaran. Sebaik-baiknya, kerepek ini mestilah serupa, tetapi variasi pembuatan menghasilkan offset kecil yang hanya dapat didedahkan semasa diuji. Ini menjadikan sebilangan besar kerepek tidak berguna. Ofset kecil boleh disimpan dalam memori sekali dan digunakan pada output selepas itu untuk menjadikan setiap cip yang tidak sempurna, sempurna. Dengan menggunakan kaedah ini, cip generik kini dapat dirancang dan offset khusus aplikasi ditambahkan untuk menjadikan reka bentuk cip tersuai mahal berlebihan, menjimatkan masa dan wang untuk pengguna.

Chip teknologi jurang menjadi tumpuan penyiasatan bagi penyelidik India kerana permintaan untuk semikonduktor meningkat di negara ini dan di peringkat global. Kerajaan India menyedari kepentingan R&D dalam dipacu inovasi Semikonduktor pembuatan. Mereka meningkatkan kapasiti R&D dengan membina Pusat Kecemerlangan dalam Nanoelektronik (CEN); yang pertama berada di IIT Bombay dan Institut Sains India. Ini membawa kepada perubahan semikonduktor ekosistem penyelidikan, menjadikan negara penyumbang utama kepada penyelidikan berkaitan peranti elektron.

Cabaran seterusnya adalah menerjemahkan penyelidikan ke pembuatan. Ekosistem pembuatan semikonduktor di India dipimpin oleh Semi-Conductor Laboratory (SCL), Mohali, Department of Space, Government of India, dan merupakan fabrik pembuatan semikonduktor paling maju di negara ini.

"Kejayaan inisiatif 'Digital India' oleh Pemerintah India telah mendasari kemampuan negara kita untuk membuat perkakasan elektronik. Tumpuan pada perkakasan elektronik termasuk rangkaian atau cip bersepadu adalah kunci untuk memperkukuhkan R&D terutamanya di sektor Angkasa dan Pertahanan. Pembangunan standard, reka bentuk produk atau pengembangan IP, dan pembuatan semikonduktor semakin penting. Meningkatkan penyertaan India dalam bidang ini adalah keutamaan utama untuk R&D di India. Kerjasama antara IIT Bombay dan SCL untuk mewujudkan teknologi memori ini untuk pertama kalinya menunjukkan potensi peningkatan untuk penyelidikan semikonduktor di negara ini, ”kata Prof K. VijayRaghavan, Penasihat Ilmiah Utama (PSA) kepada Pemerintah India.

IIT Bombay bekerjasama dengan SCL untuk berjaya menunjukkan teknologi memori 180-bit siap pengeluaran berasaskan CMOS 8nm. IIT Bombay mencipta memori yang dapat diprogramkan satu kali (OTP) berdasarkan silikon dioksida yang tersimpan tipis (tebal beberapa atom) dan bukannya teknologi OTP berasaskan gerbang oksida yang ada. Berbeza dengan yang tinggi voltan diperlukan oleh pemecahan gerbang oksida (memori OTP yang popular), cip memori IIT Bombay memerlukan lebih sedikit kuasa dan kawasan cip kerana keperluan bekalan voltan yang ditingkatkan dapat dielakkan.

"Teknologi memori sangat penting untuk keselamatan data. Ia sangat mustahak untuk tulisan India sekarang dan masa depan. Untuk menanamkan inovasi, menerjemahkan teknologi memori dari penyelidikan ke pembuatan adalah kunci untuk bersaing di peringkat global dan berkhidmat secara tempatan untuk mewujudkan sebuah semikonduktor ekosistem. Adopsi Teknologi Memori OTP untuk Pemangkasan Aplikasi oleh pasukan bersama IIT Bombay-SCL Chandigarh adalah langkah perintis ke arah ini. Ini akan menjadi penukar permainan dengan mengaktifkan memori dan perkakasan enkripsi yang selamat untuk negara ini, ”kata Dr VK Saraswat, Anggota, NITI Aayog.

Pasukan di IIT Bombay disokong oleh Intensifikasi Penyelidikan Jabatan Sains dan Teknologi di Kawasan Prioriti Tinggi (IRHPA). Aspek kerja dibiayai oleh MeitY; Rangkaian Nanoelectronics untuk Penyelidikan dan Aplikasi DST (NNetRA) menyokong aplikasi memori; DST-Advanced Manufacturing Technologies dan Office of PSA untuk keselamatan perkakasan. Pasukan di IIT Bombay bekerjasama dengan IIT Delhi, SETS Chennai, dan DRDO untuk penyulitan perkakasan.

"Satu daripada 100 idea membuat perjalanan dari makmal ke fab. Proses menuntut hasil yang melebihi 95% memerlukan pasukan pelbagai disiplin tanpa henti yang disokong oleh infrastruktur R&D bertaraf dunia untuk membentuk kerjasama yang berterusan. Setelah berjaya, teknologi seperti ini membuka kemungkinan untuk menyentuh kehidupan yang tak terhitung jumlahnya, dalam hal ini, melalui cip dengan memori kecil, ”kata Prof Udayan Ganguly, yang memimpin pasukan di IIT Bombay.

Berita ELE Times
+ siaran

ELE Times menyediakan liputan global yang luas mengenai Elektronik, Teknologi, dan Pasaran. Selain menyediakan artikel mendalam, ELE Times menarik khalayak terbesar, berkualifikasi, dan sangat terlibat dalam industri ini, yang menghargai kandungan dan format popular kami yang tepat pada masanya. ELE Times membantu anda membina pengalaman, mendorong lalu lintas, menyampaikan sumbangan anda kepada khalayak yang tepat, menjana petunjuk, dan memasarkan produk anda dengan baik.

  • Automasi Reka Bentuk EMA dan Digi-Key Elektronik Bekerjasama untuk Menawarkan Produk Reka Bentuk Bergerak Rangkaian Baru untuk OrCAD
  • Membangunkan bilah kipas enjin pintar generasi berikutnya: Industri 4.0
  • Tata Bags Eksekutif Cip Teratas Intel sebagai Pengarah mereka
  • TN Merancang Taman Perindustrian Baru