QuickLogic công bố trình tạo IP eFPGA

Cập nhật: ngày 10 tháng 2021 năm XNUMX
QuickLogic công bố trình tạo IP eFPGA

Australis dựa trên trình tạo IP OpenFPGA và thêm vô số các tính năng và khả năng bổ sung cụ thể để triển khai các giải pháp eFPGA IP của QuickLogic, cùng với mức độ thử nghiệm và hỗ trợ cần thiết để xây dựng eFPGA IP khả thi về mặt thương mại.

QuickLogic sử dụng Trình tạo IP eFPGA của Australis để cung cấp cho các nhà phát triển ASIC / SoC một cách tự động để xác định và triển khai IP eFPGA tùy chỉnh cho các dự án của họ.

Nhúng FPGA tính linh hoạt cho phép vô số trường hợp sử dụng có thể lập trình lại - bao gồm giải quyết các điều kiện thị trường đang thay đổi, hỗ trợ sự phát triển của các tiêu chuẩn mới với cùng một silicon, triển khai tùy chỉnh để bảo vệ quyền sở hữu trí tuệ, giảm tải và tăng tốc phần cứng của khối lượng công việc học máy / trí tuệ nhân tạo hoặc đơn giản để tạo nhiều loại biến thể sản phẩm cho các thị trường bị phân mảnh.

Nó cung cấp:

• Thời gian đưa ra thị trường nhanh - IP eFPGA tùy chỉnh - từ mô tả đến định dạng GDSII trong vài ngày
• Tính linh hoạt để đáp ứng các yêu cầu thiết kế SoC cụ thể - Được tối ưu hóa cho các yêu cầu về Nguồn, Hiệu suất và Diện tích (PPA)
• Hiệu quả về chi phí - Một phần chi phí của lõi eFPGA IP truyền thống được xây dựng
• Hỗ trợ nhiều loại xưởng đúc và quy trình – Sử dụng nhà máy và quy trình tốt nhất công nghệ
cho ứng dụng
• Tích hợp dễ dàng - Tích hợp IP liền mạch vào ASIC / SoC và hỗ trợ Công cụ người dùng FPGA

Brian Faith, chủ tịch kiêm giám đốc điều hành của QuickLogic cho biết: “Với việc phát hành Australis, chúng tôi nhấn mạnh cam kết tận dụng các công cụ mã nguồn mở với chuyên môn sâu về lĩnh vực logic có thể lập trình để cung cấp công nghệ FPGA nhúng cho thị trường.

Trình tạo IP Australis eFPGA hiện có sẵn từ QuickLogic.

Để tìm hiểu thêm, hãy truy cập: www.quicklogic.com/products/efpga/efpga-