Erste Single-Chip-5G-Netzwerksynchronisationslösung

Update: 3. August 2021

Erste Single-Chip-5G-Netzwerksynchronisationslösung

Erste Single-Chip-5G-Netzwerksynchronisationslösung

Microchip hat die erste Single-Chip-Netzwerksynchronisationslösung vorgestellt, die in der Lage ist, ein ultrapräzises Timing für 5G-Funkzugangsgeräte bereitzustellen.

Mit 5G Technologie Da Microchip eine zehnmal genauere Synchronisierung der Zeitquellen in einem paketvermittelten Netzwerk erfordert als die 4G-Anforderungen, handelt es sich bei der Single-Chip-Lösung um einen hochintegrierten Mehrkanal-IC mit geringem Stromverbrauch, der mit der weit verbreiteten Technologie des Unternehmens gekoppelt ist Softwaremodule für IEEE 1588 Precision Time Protocol (PTP) und Taktwiederherstellungsalgorithmus.

„Unsere neueste Netzwerksynchronisationsplattform ZL3073x/63x/64x implementiert ausgeklügelte Mess-, Kalibrierungs- und Abstimmungsfunktionen, wodurch der Zeitfehler der Netzwerkausrüstung erheblich reduziert wird, um die strengsten 5G-Anforderungen zu erfüllen“, sagte Rami Kanama, Vice President des Geschäftsbereichs Timing and Communications von Microchip. „Eine einzigartig flexible Architektur zur Implementierung der erforderlichen Kanaldichte sowie leistungsstarke Synthesizer mit niedrigem Jitter vereinfachen das Design von Timing Cards, Linecards, Radio Units (RU), Centralized Units (CUs) und Distributed Units (DUs). für 5G-Funkzugangsnetze (RAN).“

Die Mess-, Kalibrier- und Abstimmungsfähigkeiten von Microchip stellen sicher, dass 5G-Systeme in der Lage sind, den Standard der Internationalen Telekommunikationsunion – Telekommunikation (ITU-T) G.8273.2 Klasse C (30 ns max|TE|) und die aufkommende Klasse D (5 ns max | TEL|) zu erreichen Fehler Anforderungen. Die Architektur wurde auf Flexibilität ausgelegt und bietet bis zu fünf unabhängige DPLL-Kanäle (Digital Phase Locked Loop) bei einem Stromverbrauch von nur 0.9 W in einem kompakten 9 x 9-Millimeter-Gehäuse, das Platinenplatz, Strom und Systemkomplexität reduziert.

Mit fünf Ultra-Low-Jitter-Synthesizern bietet diese neueste Plattform 100 Femtosekunden (fs) Root-Mean-Square (rms) Jitter-Leistung, die von Hochgeschwindigkeitsschnittstellen in den neuesten 5G-RU-, DU- und CU-Systemen benötigt wird.

Die Software für die Netzwerksynchronisationsplattform von Microchip umfasst den Hochleistungsalgorithmus ZLS30730 in Verbindung mit der Protokoll-Engine ZLS30390 IEEE 1588-2008. Beide werden häufig in 3G-, 4G- und 5G-Netzen mit präzisen Timing-Funktionen eingesetzt.

Die Netzwerksynchronisationsplattform ZL3073x/63x/64x von Microchip kann nahtlos mit der Familie der Präzisions-5G-Oszillatoren des Unternehmens – zum Beispiel dem OX-601 Oven Controlled Crystal Oscillator (OCXO) – kombiniert werden, um 5G-Netzbetreibern eine Gesamtsystemlösung anzubieten.

Microchip bietet außerdem eine grafische Benutzeroberfläche (GUI) und ein Evaluierungsboard zusammen mit Anwendungshinweisen und anderen Design-In-Support-Tools.