Erste Single-Chip-Netzwerksynchronisationslösung bietet ultrapräzises Timing für 5G-Funkzugangsgeräte

Aktualisierung: 30. Juli 2021
Erste Single-Chip-Netzwerksynchronisationslösung bietet ultrapräzises Timing für 5G-Funkzugangsgeräte

5G Technologie erfordert, dass Zeitquellen in einem paketvermittelten Netzwerk zehnmal genauer synchronisiert werden als die 4G-Anforderungen. Microchip Technology Inc. macht es jetzt möglich, 5G-Leistung mit dem ersten hochintegrierten, stromsparenden, integrierten Mehrkanal-Schaltkreis (IC) mit einem einzigen Chip in Verbindung mit dem weit verbreiteten und zuverlässigen IEEE . des Unternehmens zu erreichen® 1588 Precision Time Protocol (PTP) und Softwaremodule für den Taktwiederherstellungsalgorithmus.

„Unser neuestes ZL3073x/63x/64x k.ANetzwerk-Synchronisationsplattform implementiert ausgeklügelte Mess-, Kalibrierungs- und Abstimmungsfunktionen und reduziert dadurch die Zeitfehler von Netzwerkgeräten erheblich, um die strengsten 5G-Anforderungen zu erfüllen“, sagte Rami Kanama, Vice President des Geschäftsbereichs Timing and Communications von Microchip. „Eine einzigartig flexible Architektur zur Implementierung der erforderlichen Kanaldichte sowie leistungsstarke Synthesizer mit niedrigem Jitter vereinfachen das Design von Timing Cards, Linecards, Radio Units (RU), Centralized Units (CUs) und Distributed Units (DUs). für 5G-Funkzugangsnetze (RAN).“

Die Mess-, Kalibrier- und Abstimmungsfähigkeiten von Microchip stellen sicher, dass 5G-Systeme den Standard der International Telecommunication Union – Telecommunication (ITU-T) G.8273.2 Klasse C (30 ns max|TE|) und die aufkommende Klasse D (5 ns max|TE .) erfüllenL|) Anforderungen an Zeitfehler. Die Architektur bietet Flexibilität und bietet bis zu fünf unabhängige DPLL-Kanäle (Digital Phase Locked Loop) bei einem Stromverbrauch von nur 0.9 W in einem kompakten 9 x 9-Millimeter-Gehäuse, das gleichzeitig Platinenplatz, Strom und Systemkomplexität reduziert.

Mit fünf Ultra-Low-Jitter-Synthesizern bietet diese neueste Plattform 100 Femtosekunden (fs) Root-Mean-Square (rms) Jitter-Leistung, die von Hochgeschwindigkeitsschnittstellen in den neuesten 5G-RU-, DU- und CU-Systemen benötigt wird.

Die Software für die Netzwerksynchronisationsplattform von Microchip umfasst den Hochleistungsalgorithmus ZLS30730 in Verbindung mit der Protokoll-Engine ZLS30390 IEEE 1588-2008. Beide werden häufig in 3G-, 4G- und 5G-Netzen mit präzisen Timing-Funktionen eingesetzt.

Die Netzwerksynchronisationsplattform ZL3073x/63x/64x von Microchip lässt sich nahtlos mit der Familie der Präzisions-5G-Oszillatoren des Unternehmens kombinieren – zum Beispiel die OX-601 ofengesteuerter Quarzoszillator (OCXO) – um 5G-Netzbetreibern eine Gesamtsystemlösung anzubieten.

Das umfangreiche Portfolio an Timing- und Taktlösungen des Unternehmens umfasst Takterzeugungs-, Fanout-Puffer- und Jitter-Dämpfungslösungen sowie Quarz- und MEMS-Oszillatoren und wird durch eine breite Familie von Ethernet Physical Layer (PHY)-Geräten ergänzt.

Entwicklungswerkzeuge

Microchip bietet eine grafische Benutzeroberfläche (GUI) und ein Evaluierungsboard zusammen mit Anwendungshinweisen und anderen Design-In-Support-Tools.

Verfügbarkeit

Die Netzwerksynchronisationsplattform ZL3073x/63x/64x von Microchip ist in Produktionsmengen erhältlich und wird mit IEEE 1588 PTP- und Algorithmus-Softwaremodulen angeboten, die über Lizenzbedingungen zum Download bereitgestellt werden.

Für weitere Informationen besuchen Sie www.microchip.com