« Il test O-RAN raddoppia la capacità del sito 5G Aldec fornisce un accesso più semplice alla prototipazione ASIC e SoC basata su FPGA »