Arteris IPは、HarmonyTrace™️DesignDataIntelligenceソリューションを発表し、システムオンチップ半導体設計の自動トレーサビリティの実現を支援します

更新: 24 年 2021 月 XNUMX 日

[ad_1]

Arteris IP は、ネットワーク オン チップ (NoC) 相互接続 IP と IP 展開を提供する業界をリードするシステム オン チップ (SoC) システム IP プロバイダーです。 テクノロジー SoC 作成を加速するために、最近 Arteris の発売を発表® HarmonyTrace™️は、コンプライアンスを簡素化するためのデータインテリジェンスソリューションを設計します 半導体 ISO 26262、IEC 61508、ISO 9001、IATF16949などの業界の機能安全および品質規格。

このリリースのハイライト:

●HarmonyTraceは、異なるシステム間のトレーサビリティギャップを特定して修正することにより、システム品質を向上させ、機能安全評価を加速します。

●HarmonyTraceは、Webベースのユーザーインターフェイス(UI)を備えたサーバーベースのエンタープライズレベルのアプリケーションとして実行されます。

●HarmonyTraceは、エンジニアが「仕事に最適なツール」を自由に使用し、要件と成果物を自動的にリンクできるという点で独特です。

機能安全要件のある設計チームや複雑なSoCまたはシステムを作成する場合、Arteris®HarmonyTrace™️はシステム品質と機能安全認証を取得する能力を向上させることができます。 異なるシステム間で要件、仕様、EDAとハードウェアの設計、ソフトウェアコード、およびドキュメントのトレーサビリティを作成および維持することにより、エンジニアは、変更がいつ発生したか、および変更が他の設計成果物やシステムコンポーネントに与える影響を即座に知ることができます。

Harmony Traceは、サーバーベースのエンタープライズレベルのアプリケーションとして実装されます。 これには、EDA、ドキュメント、既存の要件、ソフトウェアエンジニアリング、およびサポートシステムとインターフェイスできるWebベースのユーザーインターフェイスがあります。 アプリケーションライフサイクル管理(ALM)や製品ライフサイクル管理(PLM)などのソリューションとは異なり、このタイプのソリューションでは、エンジニアはどの点でも最適ではない単一の環境を使用する必要があり、Arteris HarmonyTraceはすべてのシステムに基づいて環境を作成します。 SoC設計プロセス全体と製品ライフサイクルの需要追跡を完全に可視化します。

「複雑な SoC の開発には、多くの場合、一連の異なる無関係なツールが含まれるため、製品ライフサイクル中の設計要件や成果物を追跡するための記録を維持することが困難になります」と、リンリー グループのシニア アナリスト、マイク デムラー氏は述べています。 「しかし、Arteris Harmony Trace は、さまざまなツールを個別に接続することでこれらの問題を軽減し、ユーザーが既存システムの要件、実装、検証、ドキュメントの不一致を追跡できるようにします。 これは、エンジニアが自動トレーサビリティのメリットを享受しながら、EDA ツール、IBM DOORS、Jama、Jira、DITA、IP-XACT などの一流のソリューションとテクノロジーを引き続き使用できることを意味します。 Harmony Trace は、設計チームが ISO 26262 や IEC 61508 などの機能安全規格の品質および変更管理要件を満たすのに役立ちます。」

「Arteris Harmony Trace の開発は、お客様のニーズによって推進されています。 お客様は、既存の要件、仕様、EDA、コードベース、文書化ツール間の自動トレーサビリティプロセスを確立し、変更管理のベストプラクティスを実装する必要があります。 Arteris IP の社長兼 CEO である K. Charles Janac は次のように述べています。 「その独特な性質から、 半導体 業界固有のセマンティックコンピューティングテクノロジーであるHarmonyTraceを使用すると、お客様は既存のツールを使用して、それらの間でデータを自動的にリンクできます。」