Arteris IP ra mắt giải pháp Harmony Trace ™ ️ Design Data Intelligence để giúp thực hiện khả năng truy xuất nguồn gốc tự động của các thiết kế bán dẫn hệ thống trên chip

Cập nhật: 24/2021/XNUMX

[Ad_1]

Arteris IP, nhà cung cấp IP hệ thống hệ thống trên chip (SoC) hàng đầu trong ngành, cung cấp IP kết nối mạng trên chip (NoC) và triển khai IP công nghệ để tăng tốc quá trình tạo SoC, gần đây đã công bố ra mắt Arteris® Harmony Trace ™ ️ Giải pháp thiết kế dữ liệu thông minh để đơn giản hóa việc tuân thủ bán dẫn các tiêu chuẩn chất lượng và an toàn chức năng của ngành như ISO 26262, IEC 61508, ISO 9001 và IATF 16949.

Điểm nổi bật của bản phát hành này:

● Harmony Trace cải thiện chất lượng hệ thống và tăng tốc đánh giá an toàn chức năng bằng cách xác định và sửa chữa các khoảng cách xác định nguồn gốc giữa các hệ thống khác nhau.

● Harmony Trace được thực thi dưới dạng ứng dụng cấp doanh nghiệp dựa trên máy chủ với giao diện người dùng (UI) dựa trên web.

● Harmony Trace là duy nhất vì nó cho phép các kỹ sư tự do sử dụng “công cụ tốt nhất cho công việc” và tự động liên kết các yêu cầu và hiện vật.

Đối với các nhóm thiết kế có yêu cầu về an toàn chức năng hoặc tạo các SoC hoặc hệ thống phức tạp, Arteris® Harmony Trace ™ ️ có thể cải thiện chất lượng hệ thống và khả năng đạt được chứng nhận an toàn chức năng. Bằng cách tạo và duy trì khả năng truy xuất nguồn gốc của các yêu cầu, thông số kỹ thuật, EDA và thiết kế phần cứng, mã phần mềm và tài liệu giữa các hệ thống khác nhau, các kỹ sư sẽ ngay lập tức biết khi nào có thay đổi xảy ra và tác động của thay đổi đối với các thiết kế khác và thành phần hệ thống.

Harmony Trace được triển khai như một ứng dụng cấp doanh nghiệp dựa trên máy chủ. Nó có giao diện người dùng dựa trên web có thể giao tiếp với EDA, tài liệu, các yêu cầu hiện có, kỹ thuật phần mềm và hệ thống hỗ trợ. Khác với các giải pháp như quản lý vòng đời ứng dụng (ALM) và quản lý vòng đời sản phẩm (PLM), loại giải pháp này yêu cầu các kỹ sư sử dụng một môi trường duy nhất không tối ưu về bất kỳ khía cạnh nào và Arteris Harmony Trace tạo ra một môi trường dựa trên tất cả các hệ thống. làm cho toàn bộ quá trình thiết kế SoC và theo dõi nhu cầu vòng đời sản phẩm hoàn toàn có thể nhìn thấy được.

Mike Demler, nhà phân tích cấp cao tại Linley Group cho biết: “Việc phát triển một SoC phức tạp thường liên quan đến một loạt các công cụ khác nhau và không liên quan, điều này gây khó khăn cho việc duy trì hồ sơ theo dõi các yêu cầu thiết kế và hiện vật trong vòng đời sản phẩm. “Nhưng Arteris Harmony Trace làm giảm bớt những vấn đề này bằng cách kết nối các công cụ khác nhau một cách riêng biệt để người dùng có thể theo dõi các yêu cầu, triển khai, xác minh và tài liệu không khớp trong các hệ thống hiện có. Điều này có nghĩa là các kỹ sư có thể tiếp tục sử dụng các giải pháp và công nghệ hạng nhất, chẳng hạn như công cụ EDA, IBM DOORS, Jama, Jira, DITA và IP-XACT, đồng thời trải nghiệm các lợi ích của khả năng truy xuất nguồn gốc tự động. Harmony Trace giúp nhóm thiết kế đáp ứng các yêu cầu quản lý chất lượng và thay đổi của các tiêu chuẩn an toàn chức năng như ISO 26262 và IEC 61508. ”

“Sự phát triển của Arteris Harmony Trace được thúc đẩy bởi nhu cầu của khách hàng. Khách hàng cần thiết lập quy trình xác định nguồn gốc tự động giữa các yêu cầu hiện có, thông số kỹ thuật, EDA, cơ sở mã và công cụ tài liệu, đồng thời thực hiện các phương pháp hay nhất để quản lý thay đổi. “K. Charles Janac, Chủ tịch kiêm Giám đốc điều hành của Arteris IP cho biết. “Do sự độc đáo của nó Semiconductor công nghệ điện toán ngữ nghĩa dành riêng cho ngành, Harmony Trace cho phép khách hàng của chúng tôi sử dụng các công cụ hiện có của họ và tự động liên kết dữ liệu giữa chúng. ”