Renesas, 소수 핀 RISC-V MCU에 발을 담그다

르네사스 인하우스 risc-v-core-block지난 11월 발표된 핵심 구현은 다양한 표준 RISC-V 옵션을 수용할 수 있으며 Renesas는 악성 소프트웨어로부터 보호하기 위한 스택 모니터 레지스터, 평균 실행 처리량을 향상시키는 동적 분기 예측 장치 및 컨텍스트를 포함한 자체 옵션을 추가했습니다. - 인터럽트 응답 속도를 높이기 위해 레지스터 뱅크를 저장합니다.

핀 수가 적은 패키지를 위해 2선 소형 JTAG 디버그를 구현할 수 있으며 벤치마킹을 위해 성능 모니터 레지스터와 명령 추적 장치를 추가할 수 있습니다.

R9A02G021 그룹으로 불리는 새로운 마이크로 컨트롤러는 16~48개의 패드(2 x 2mm 16패드 WLCSP 및 4 x 4~7 x 7mm의 QFN, 24, 32 또는 48패드)가 포함된 패키지로 제공됩니다. XNUMX개 패드 각각에 하나의 부품 번호가 있습니다. 패키지.

RV32I 명령 세트를 구현하고 XNUMX선 JTAG와 회사의 핵심 로컬을 포함합니다.
인터럽트 컨트롤러(CLIC)

클록킹은 최대 48MHz로 3.27Coremark/MHz를 제공하며 소비량은 162μA/MHz 또는 300μs 웨이크 대기 시 4nA입니다. 작동 범위는 1.6~5.5V 및 -40~125°C입니다.

128kbyte 명령어 플래시, 4kbyte 데이터 플래시, 16kbyte RAM, 12bit ADC, 8bit DAC 및 UART, SPI, I를 포함한 직렬 통신이 있습니다.2C.

최대 6개의 단순화된 SPI 인터페이스, 최대 3개의 추가 UART 또는 최대 6개의 단순화된 I를 구현하기 위해 회사의 'SAU' 주변 장치도 포함되어 있습니다.2C 인터페이스(패키지 크기에 따라 다름)

보다 친숙한 아키텍처의 잠재적 채택자를 유혹하기 위해 Renesas는 처음부터 e를 통해 많은 지원을 준비했습니다.2 studio Eclipse 기반 IDE(통합 개발 환경)는 코드 구성자와 LLVM 컴파일러를 제공합니다.

"Embedded Workbench IDE 및 I-jet 디버그 프로브가 포함된 IAR과 Embedded Studio IDE, J-Link 디버그 프로브 및 Flasher 생산 프로그래머가 포함된 Segger에서도 완전한 개발 환경을 사용할 수 있습니다."라고 말했습니다.

FPB-R9A02G021은 하드웨어 개발 보드입니다(연락해주세요).

제품 출시와 함께 상태 전환, 부팅 펌웨어 및 다양한 주변 장치를 다루는 18개 이상의 애플리케이션 노트가 준비되었습니다.

R9A02G021 제품 페이지를 아래로 스크롤하여 방대한 애플리케이션 노트 목록을 찾으세요.