Trình điều khiển laser GaN có đầu vào logic LVDS

Cập nhật: ngày 10 tháng 2023 năm XNUMX

Trình điều khiển laser GaN có đầu vào logic LVDS

Được gọi là EPC21603, đầu vào của nó là LVDS (thấp-Vôn tín hiệu vi sai) tương thích - cho phép nó được điều khiển bởi FPGA trong các ứng dụng mà khả năng chống nhiễu là rất quan trọng.

Con chip tương tự, đầu vào đơn EPC21601 đã được giới thiệu vào tháng trước. Alex Lidow, Giám đốc điều hành và người sáng lập EPC cho biết: “Dòng mạch tích hợp GaN này sẽ tiếp tục mở rộng sang dòng điện cao hơn, điện áp cao hơn cũng như tăng cường tích hợp các tính năng logic và điều khiển bổ sung trên một chip duy nhất”.

 

Được thiết kế để chạy từ 5V (tối đa 5.5V abs) ở mặt thấp, EPC21603 nhanh - có thể hoạt động ở tần số> 100MHz và cung cấp xung <2ns (độ rộng xung đầu vào tối thiểu thường là 2.5ns. Thời gian tối đa là: 4.5ns bật độ trễ, 4 giây tắt độ trễ và thời gian rơi tiêu hao 600 giây.

Mặc dù được đánh giá là tối đa 40V abs, nhưng cống được chỉ định hoạt động giữa 10 và 30V. Với ít hơn 10V trên cống, thiết bị sẽ chậm hơn đáng kể, tắt sau 100μs. Khi khởi động “đối với các ứng dụng có điện áp laser dưới 10V, có thể mất một vài xung trước khi độ rộng xung ổn định,” theo bảng dữ liệu.

Bao bì là BGA quy mô chip 1 x 1.5mm.

Ứng dụng dự kiến ​​sẽ được ứng dụng trong thời gian bay (ToF) trong robot, máy bay không người lái, cảm biến 3D, chơi game và ô tô tự lái.

EPC9156 là một bảng phát triển phù hợp, đi kèm với bảng interposer EPC9989 - một tập hợp các PCB interposer 5 x 5mm đột phá với các dấu chân cho các loại laser, đầu nối RF và tải thử nghiệm khác nhau. Không có điốt laze hoặc các tải khác được bao gồm.

trình điều khiển laser EPC GaN 2021-03-25

Steve Bush