Astera Labs hat die branchenweit erste CXL™ 2.0 Memory Accelerator SoC-Plattform vorgestellt

Update: 24. November 2021

[Ad_1]

Astera Labs, ein Pionier bei intelligenten Systemkonnektivitätslösungen, hat vor kurzem die Einführung einer neuen Leo Memory Accelerator Platform für Compute Express Link (CXL) 1.1/2.0-Verbindung angekündigt, die eine leistungsstarke Zerlegung von Prozessoren, Workload-Beschleunigern und intelligenten E/A-Geräten ermöglicht Speicherpooling und -erweiterung. Leo löst Engpässe bei der Speicherbandbreite und Kapazitätsbeschränkungen des Prozessors und bietet gleichzeitig integriertes Flottenmanagement und detaillierte Diagnosefunktionen, die für die Bereitstellung von großen Unternehmen und Cloud-Servern unerlässlich sind.

Jitendra Mohan, CEO von Astera Labs, sagte: „CXL ist ein echter Disruptor von Hyperscale-Rechenzentren. Es bietet Speichererweiterungs- und Pooling-Funktionen, um die neue Ära der datenzentrierten Composable Computing-Infrastruktur zu unterstützen. Wir arbeiten mit führenden Prozessoranbietern, System-OEMs und strategischen Cloud-Kunden zusammen und haben gleichzeitig die Leo SoC-Plattform entwickelt, um Speicherverbindungslösungen der nächsten Generation auf den Markt zu bringen.“

CXL ist ein Basisstandard und hat sich als Schlüsselfaktor für die Verwirklichung der Cloud-KI-Vision erwiesen. Astera Labs hat einen beeindruckenden Beitrag zu dieser spannenden Entwicklung geleistet Technologie und arbeitet mit führenden Branchenführern an der Entwicklung der CXL-Technologie, um die Entwicklung und Bereitstellung eines starken Ökosystems zu beschleunigen.

Jim Pappas, Director of Intel Technology Programs, sagte: „Die Einführung von CXL hat eine wichtige Grundlage für die Einrichtung eines einheitlichen und kohärenten Speicherraums zwischen den CPU und das Gaspedal. Diese Innovation wird die Art und Weise, wie die Serverarchitektur von Rechenzentren in den nächsten Jahren aufgebaut wird, vollständig verändern. Die Leo CXL Memory Accelerator-Plattform von Astera Labs ist ein wichtiger treibender Faktor für das Intel-Ökosystem, um gemeinsam genutzten Speicherplatz zwischen Host- und Zusatzgeräten zu erreichen.“

Als branchenweit erste CXL-SoC-Lösung, die das Protokoll CXL.memory (CXL.mem) implementiert, unterstützt die Leo CXL Memory Accelerator Platform den CPU-Zugriff und die Verwaltung des zusätzlichen DRAM und des persistenten Speichers von CXL, sodass sie groß angelegt und effizient sein kann, ohne dies zu beeinträchtigen Leistung Nutzen Sie zentralisierte Speicherressourcen.

AMD Customer Compatibility Director Michael Hall sagte: „AMD erkennt den großen Wert, den CXL dem heterogenen Computing bietet, und kann die Ressourcenzerlegung nutzen, um den Branchenbedarf zur Erhöhung der Rechenkapazität und zur Beschleunigung der Datenverarbeitung zu decken. Wie die Leo Memory Accelerator Platform von Astera Labs sind Lösungen wie diese entscheidend, um eine engere Kopplung zwischen AMD-Prozessoren, Beschleunigern und Speichererweiterungen zu erreichen.“

Die Leo-Plattform, bestehend aus IC und Hardware, erhöht die Gesamtspeicherbandbreite um 32 GT/s/Lane, erhöht die Kapazität um bis zu 2 TB bei gleichzeitig extrem niedriger Latenz und bietet RAS-Funktionen auf Serverebene für leistungsstarke und zuverlässige Cloud-Scale-Operationen.

John DaCosta, Senior Director der strategischen Segmente von Arm, sagte: „Um das schnelle Wachstum des heterogenen Computing weiter voranzutreiben, müssen wir einige Barrieren beseitigen, z Speicher und erreichen eine Hochgeschwindigkeitsverbindung. Kosten. Arm glaubt, dass CXL eine wichtige treibende Kraft in diesem Bereich ist, und die neue Plattform von Astera Labs hilft dabei, die Vorteile von Arm-based . zu nutzen® Technologie zur Lösung dieser Anforderungen von Cloud- und Edge-Computing-Rechenzentren. “

Astera Labs treibt mit seiner beispiellosen CXL-Konnektivitätsexpertise und dem Fokus auf nahtlose Interoperabilität von Ökosystemen weiterhin die nächste Welle von Innovationen in ultragroßen Rechenzentren voran.

Barry McAuliffe, Präsident des CXL-Konsortiums, sagte: „Astera Labs war schon immer ein wichtiges Mitglied des CXL-Konsortiums und hat seine Expertise bei der Realisierung der Verbindung heterogener Computerarchitekturen eingebracht. Wir freuen uns sehr, dass Astera Labs seine erste CXL-Speichererweiterung und -pooling auf den Markt bringt. Lösungen zur Unterstützung des schnell wachsenden CXL-Ökosystems.“

Basierend auf dem Erfolg der Aries CXL Smart Retimer erweitert die Leo CXL Memory Accelerator Platform die Lösungsserie von Astera Labs und entfesselt das wahre Potenzial der CXL-Verbindungen. Das bahnbrechende Lösungsportfolio des Unternehmens umfasst nun eine Reihe herausragender Produktreihen, die Verbindungen für moderne datenzentrierte Systeme basierend auf komplexen heterogenen Computerarchitekturen und zusammensetzbaren Dekompositionstopologien herstellen können.