Astera Labs introduceerde het eerste CXL™ 2.0 Memory Accelerator SoC-platform

Update: 24 november 2021

[Ad_1]

Astera Labs, een pionier op het gebied van intelligente systeemconnectiviteitsoplossingen, heeft onlangs de lancering aangekondigd van een nieuw Leo Memory Accelerator Platform voor Compute Express Link (CXL) 1.1/2.0-interconnectie, dat een krachtige ontleding van processors, werklastversnellers en slimme I/O-apparaten mogelijk maakt Geheugenpooling en -uitbreiding. Leo lost de knelpunten in de geheugenbandbreedte en capaciteitsbeperkingen van de processor op, terwijl het ingebouwd vlootbeheer en diepgaande diagnostische functies biedt die essentieel zijn voor grootschalige bedrijfs- en cloudserverimplementatie.

Jitendra Mohan, CEO van Astera Labs, zei: "CXL is een echte disruptor van hyperscale datacenters. Het biedt geheugenuitbreiding en pooling-mogelijkheden om het nieuwe tijdperk van data-centrische composable computing-infrastructuur te ondersteunen. We werken samen met toonaangevende processorleveranciers, systeem-OEM's en strategische cloudklanten die tegelijkertijd het Leo SoC-platform hebben ontwikkeld om de volgende generatie geheugeninterconnect-oplossingen te lanceren."

CXL is een basisstandaard en heeft bewezen een belangrijke enabler te zijn voor de realisatie van de cloud AI-visie. Astera Labs heeft op indrukwekkende wijze hieraan bijgedragen technologie en werkt samen met grote marktleiders om CXL-technologie te ontwikkelen om de ontwikkeling en implementatie van een sterk ecosysteem te versnellen.

Jim Pappas, directeur van Intel Technology Programs, zei: "De lancering van CXL heeft een belangrijke basis gelegd voor de totstandbrenging van een uniforme en coherente geheugenruimte tussen de CPU en het gaspedaal. Deze innovatie zal de komende jaren de manier waarop de serverarchitectuur van datacenters wordt gebouwd volledig veranderen. Het Leo CXL Memory Accelerator Platform van Astera Labs is een belangrijke drijvende factor voor het Intel-ecosysteem om gedeelde geheugenruimte tussen de host en hulpapparaten te realiseren.”

Als de eerste CXL SoC-oplossing in de branche die het CXL.memory (CXL.mem) -protocol implementeert, ondersteunt Leo CXL Memory Accelerator Platform CPU-toegang en beheer van CXL's extra DRAM en persistent geheugen, zodat het grootschalig en efficiënt kan zijn zonder nadelige gevolgen voor prestaties Gebruik gecentraliseerde geheugenbronnen.

AMD Customer Compatibility Director Michael Hall zei: “AMD erkent de grote waarde die CXL biedt aan heterogene computing en kan ontleding van bronnen gebruiken om te voldoen aan de behoeften van de industrie om de computercapaciteit te vergroten en de gegevensverwerking te versnellen. Net als Leo Memory Accelerator Platform van Astera Labs Oplossingen zoals deze zijn van cruciaal belang voor het bereiken van een strakkere koppeling tussen AMD-processors, accelerators en geheugenuitbreidingen.”

Het Leo Platform, bestaande uit: IC en hardware, verhoogt de totale geheugenbandbreedte met 32 ​​GT/s/Lane, verhoogt de capaciteit met maximaal 2 TB, met behoud van ultralage latentie, en biedt RAS-functies op serverniveau om krachtige en betrouwbare cloud-scale operaties te realiseren.

John DaCosta, Senior Director van Arm's Strategic Segments, zei: "Om de snelle groei van heterogene computing te blijven bevorderen, moeten we enkele barrières wegnemen, zoals cross-business, hyperscale enterprise-, storage- en acceleratorapplicaties om uit te breiden. geheugen en bereiken high-speed interconnectie. Kosten. Arm is van mening dat CXL een belangrijke drijvende kracht is op dit gebied, en het nieuwe platform van Astera Labs helpt te profiteren van op Arm gebaseerde® Technologie om aan deze behoeften van cloud- en edge computing-datacenters te voldoen. “

Astera Labs blijft de volgende golf van ultragrootschalige datacenterinnovatie aansturen met zijn ongeëvenaarde CXL-connectiviteitsexpertise en focus op naadloze interoperabiliteit van ecosystemen.

Barry McAuliffe, President van CXL Consortium, zei: "Astera Labs is altijd een belangrijk lid van het CXL Consortium geweest en heeft zijn expertise bijgedragen bij het realiseren van de verbinding van heterogene computerarchitecturen. We zijn erg verheugd om te zien dat Astera Labs zijn eerste CXL-geheugenuitbreiding en pooling lanceert. Oplossingen om het snel groeiende CXL-ecosysteem te ondersteunen.”

Op basis van het succes behaald met Aries CXL Smart Retimers, breidt Leo CXL Memory Accelerator Platform de reeks oplossingen van Astera Labs uit en ontketent het ware potentieel van CXL-interconnects. De baanbrekende oplossingenportfolio van het bedrijf omvat nu een aantal uitstekende productseries, die verbindingen tot stand kunnen brengen voor moderne datacentrische systemen op basis van complexe heterogene computerarchitecturen en samenstelbare decompositietopologieën.