Erweitertes Timing-Portfolio für Hochleistungskommunikation

Update: 30. April 2021

Die Renesas Electronics Corporation hat ihr Portfolio an Timing-Lösungen um eine neue Point-of-Use-Clock-Lösung für Server-, Rechenzentrums- und Netzwerkinfrastrukturmärkte unter 100 f erweitert. Die neue FemtoClock2-Familie umfasst Taktgeneratoren und Jitter-Dämpfungsglieder mit extrem geringem Jitter in einem kleinen 4 mm x 4 mm2-Gehäuse, was eine kostengünstige und einfache Implementierung des Taktbaums für Hochgeschwindigkeits-Interconnect-Designs der nächsten Generation ermöglicht.

Das Gerät bietet erstklassigen Jitter von nur 64 fs RMS und ermöglicht es Kunden, die PAM4-Anforderungen der nächsten Generation an neue Switch- oder Router-Designs einfach zu erfüllen. Mit einem Formfaktor von 4 mm x 4 mm2 ist die Familie weniger als ein Drittel so groß wie vergleichbare Lösungen auf dem Markt. Auf diese Weise können Entwickler die Taktquelle am Verwendungsort - sehr nahe an dem Gerät, das das Taktsignal empfängt - lokalisieren, um ein optimiertes Design des Leiterplattenlayouts, ein geringeres Übersprechen und sauberere Signale zu erzielen. Flexibilität macht die Familie in vielen Anwendungen vorteilhaft. Es kann als DCO, Taktgenerator oder Jitter-Dämpfungsglied konfiguriert werden und ermöglicht so wertvolle Designflexibilität und Wiederverwendung.

„PAM4 Technologie ermöglicht einen großen Sprung bei den Datenübertragungsraten sowohl im Kommunikations- als auch im Rechenzentrumssegment, was zu strengen Anforderungen an die Uhr in solchen Systemen führt“, sagte Bobby Matinpour, Vizepräsident von Timing Products, Data Center Business Division bei Renesas. „Renesas erweitert unser beliebtes FemtoClock-Sortiment und bietet eine neue Hochleistungsfamilie an, die eine überragende Jitter-Leistung bei geringem Stromverbrauch in einem kleinen Formfaktor bietet und die Platzierung der Uhr an einer beliebigen Stelle auf der Platine am Einsatzort ermöglicht.“ Dadurch wird das Design erheblich vereinfacht, da der zusätzliche Jitter, der mit dem umfangreichen Taktrouting auf der Platine verbunden ist, eliminiert wird.“