sureCore développe une propriété intellectuelle pour l'informatique quantique

Mise à jour : 6 août 2023
sureCore développe une propriété intellectuelle pour l'informatique quantique

Cela permettra la conception de puces de contrôle Cryo-CMOS qui peuvent être co-localisées avec les qubits dans le cryostat. Cela aidera à résoudre le problème actuel du câblage étendu et limitant les performances utilisé pour connecter les qubits avec leur électronique de commande associée fonctionnant généralement à température ambiante à l'extérieur du cryostat.

Pour que les ordinateurs quantiques réalisent leur potentiel, des milliers, voire des millions de qubits seront nécessaires, et ils doivent être maintenus à des températures cryogéniques pour assurer un fonctionnement correct. Actuellement, le principal obstacle à la mise à l'échelle est la quantité de câblage de contrôle, qui est directement proportionnelle au nombre de qubits dans le système. Ce problème ne peut être résolu qu'en déplaçant l'électronique de commande dans le cryostat.

Cependant, il y a des défis comme l'a expliqué Paul Wells, PDG de sureCore : « Nous sommes idéalement placés pour résoudre deux des principaux défis du développement de Cryo-CMOS. Actuellement, la plage de température de fonctionnement industrielle standard pour la plupart des technologies de traitement CMOS commerciales est de -40°C à 125°C et cela se reflète dans la Transistor Modèles SPICE fournis par les fonderies de silicium.

En travaillant en étroite collaboration avec des partenaires industriels et des fonderies, nous prévoyons de concevoir et de caractériser des IP de silicium capables de fonctionner jusqu'à 4°K.

Le deuxième défi est de s'assurer que l'électronique de commande dissipe le moins de chaleur possible afin de minimiser la charge de refroidissement sur le cryostat. Il est donc essentiel que, dans la mesure du possible, des techniques de conception à faible consommation soient déployées. Nous sommes experts dans la réduction de la consommation électrique des CMOS ; nos méthodologies de conception ont déjà démontré jusqu'à 50 % de réduction de puissance dynamique dans les mémoires IP embarquées.

En déployant ces techniques dans la conception de Cryo-CMOS, nous visons à minimiser l'excès de chaleur généré, facilitant ainsi les défis d'évolutivité pour les grands ordinateurs quantiques.

sureCore dispose déjà d'une adresse IP de mémoire intégrée à ultra-basse consommation, éprouvée sur silicium, qu'il personnalisera pour cette application Cryo et qui sera lancée sous le nom de gamme CryoMem,

En utilisant les connaissances acquises lors du développement de CryoMem, sureCore prévoit de créer une gamme d'IP sur mesure pour le développement d'une électronique de contrôle QC complète en Cryo-CMOS. La société proposera un portefeuille complet de Cryo-IP pour l'octroi de licences aux entreprises souhaitant développer des circuits intégrés de contrôle cryogénique.

Paul Wells, a ajouté : « Cette nouvelle bibliothèque IP aidera à libérer le potentiel du CQ en accélérant le développement d'ASIC de contrôle cryogénique rentables pour les centaines d'entreprises de CQ qui rivalisent pour fournir des solutions de calcul quantique compétitives. »