sureCore sviluppa IP per l'informatica quantistica

Aggiornamento: 6 agosto 2023
sureCore sviluppa IP per l'informatica quantistica

Ciò consentirà la progettazione di chip di controllo Cryo-CMOS che possono essere collocati insieme ai qubit nel criostato. Ciò contribuirà a risolvere l'attuale problema dei cablaggi estesi e che limitano le prestazioni utilizzati per collegare i qubit con l'elettronica di controllo associata che di solito funziona a temperatura ambiente all'esterno del criostato.

Affinché i computer quantistici realizzino il loro potenziale, saranno necessari migliaia, se non milioni di qubit, e devono essere mantenuti a temperature criogeniche per garantire il corretto funzionamento. Attualmente, la principale barriera alla scalabilità è la quantità di cablaggio di controllo, che è direttamente proporzionale al numero di qubit all'interno del sistema. Questo problema può essere risolto solo spostando l'elettronica di controllo nel criostato.

Tuttavia, ci sono sfide come ha spiegato Paul Wells, CEO di sureCore: “Siamo in una posizione unica per risolvere due delle sfide chiave per lo sviluppo di Cryo-CMOS. Attualmente, l'intervallo di temperatura di esercizio industriale standard per la maggior parte delle tecnologie di processo CMOS commerciali va da -40°C a 125°C e ciò si riflette nel Transistor Modelli SPICE forniti da fonderie di silicio.

Lavorando a stretto contatto sia con i partner del settore che con le fonderie, prevediamo di progettare e caratterizzare l'IP di silicio in grado di funzionare fino a 4°K.

La seconda sfida è garantire che l'elettronica di controllo dissipi il meno calore possibile in modo da ridurre al minimo il carico di raffreddamento sul criostato. Quindi è fondamentale che, per quanto possibile, vengano impiegate tecniche di progettazione a bassa potenza. Siamo esperti nella riduzione del consumo energetico del CMOS; le nostre metodologie di progettazione hanno già dimostrato una riduzione della potenza dinamica fino al 50% nella memoria integrata IP.

Implementando queste tecniche nella progettazione di Cryo-CMOS, miriamo a ridurre al minimo il calore in eccesso generato, facilitando così le sfide di scalabilità per i grandi computer quantistici".

sureCore ha già un IP di memoria integrato a bassissima potenza, collaudato al silicio, che personalizzerà per questa applicazione Cryo e sarà lanciato come la sua gamma CryoMem,

Utilizzando le conoscenze acquisite dallo sviluppo di CryoMem, sureCore prevede di creare una gamma di IP su misura per lo sviluppo di un'elettronica di controllo QC completa in Cryo-CMOS. L'azienda offrirà un portafoglio completo di Cryo-IP per la licenza da parte delle aziende che desiderano sviluppare circuiti integrati di controllo criogenico.

Paul Wells, ha aggiunto: "Questa nuova libreria IP aiuterà a sbloccare il potenziale del controllo di qualità accelerando lo sviluppo di ASIC di controllo criogenico convenienti per le centinaia di aziende di controllo di qualità in competizione per fornire soluzioni di calcolo quantistico competitive".