Perisian reka bentuk fizikal Aprisa dinaik taraf

Kemas kini: 12 Disember 2023

Perisian reka bentuk fizikal Aprisa dinaik taraf

Penambahbaikan termasuk:

• Purata pengurangan masa jalan aliran penuh sebanyak 30% berbanding sebelumnya
keluaran, dan sehingga 2X masa jalan lebih pantas untuk reka bentuk yang lebih besar dan lebih mencabar.

• Penambahbaikan kepada semua enjin tempat dan laluan utama, daripada penempatan
pengoptimuman kepada pengoptimuman sintesis pokok jam (CTS), pengoptimuman laluan dan analisis masa. Faedah peningkatan prestasi ini boleh dilihat pada hampir semua reka bentuk IC, dan terutamanya pada reka bentuk besar dengan ciri berbilang mod berbilang penjuru (MCMM) yang rumit. Pada reka bentuk ini, Aprisa telah terbukti berjalan sehingga 2X lebih pantas daripada generasi sebelumnya.

• Pengurangan jejak memori sehingga 60%; Aprisa telah mengurangkan, secara purata, 30 peratus penggunaan memori puncak aliran penuh untuk reka bentuk besar, dan sehingga 60 peratus untuk reka bentuk yang kompleks, berbanding dengan generasi sebelumnya. Kecekapan yang lebih besar ini membolehkan reka bentuk yang lebih besar dengan MCMM yang rumit disiapkan pada pelayan dengan RAM yang kurang tersedia.

• Pembolehan reka bentuk 6nm/5nm/4nm. Siemens telah bekerjasama rapat dengan faundri terkemuka untuk membolehkan Aprisa untuk nod lanjutan. Aprisa diperakui sepenuhnya untuk proses 6nm, dan Siemens telah melaksanakan semua peraturan dan ciri reka bentuk yang diperlukan untuk membolehkan reka bentuk nod 5nm dan 4nm. Pensijilan akhir, dengan kerjasama rakan kongsi faundri terkemuka dunia, sedang dijalankan.

• Sokongan lanjutan untuk domain berbilang kuasa (MPD). Fungsi lanjutan sangat meningkatkan fleksibiliti dan kesempurnaan sokongan MPD, yang penting untuk reka bentuk kuasa rendah yang melampau.