Процессоры Tensilica Xtensa соответствуют строгим требованиям автомобильной безопасности

Обновление: 30 июля 2021 г.

Процессоры Tensilica Xtensa соответствуют строгим требованиям автомобильной безопасности

Процессоры Tensilica Xtensa соответствуют строгим требованиям автомобильной безопасности

SGS-TÜV Saar независимо сертифицировала, что процессоры Tensilica Xtensa Cadence Design System с функцией FlexLock соответствуют стандарту ISO 26262: 2018 до ASIL-D, наивысшего уровня в соответствии с рейтингом уровня целостности автомобильной безопасности.

Сертификат функциональной безопасности распространяется от базового микроконтроллера до высокопроизводительного DSP, каждый из которых имеет возможность конфигурации FlexLock для обеспечения повышенной защиты от случайных сбоев и разработан в соответствии с надежным процессом безопасности для защиты от систематических сбоев. Процессоры Tensilica Xtensa подходят для автомобильного рынка и предназначены для приложений искусственного интеллекта, машинного зрения, радаров, лидара, аудио, транспортного средства для всего (V2X) и приложений управления.

«Процессоры Cadence Tensilica FlexLock, оптимизированные для автомобильных приложений, являются одними из первых в отрасли, которые полностью соответствуют стандартам функциональной безопасности ASIL-D», - сказал Вольфганг Руф, руководитель отдела функциональной безопасности полупроводников SGS-TÜV Saar. «Сертификация нашей комплексной оценки в соответствии со стандартом ISO 26262: 2018 для предотвращения систематических и случайных сбоев ASIL-D является свидетельством высокого качества функциональной безопасности IP Cadence».

Ключом к соответствию ASIL-D является новая возможность FlexLock, которая добавляет поддержку lockstep в гибкую и расширяемую архитектуру процессора Xtensa. Lockstep - это проверенный метод повышения безопасности выполнения программного обеспечения за счет обеспечения избыточности базовой логики на аппаратном уровне. Он не только обеспечивает поддержку, необходимую для получения сертификата ASIL-D, но FlexLock также дает проектным группам возможность разместить два ядра, работающих независимо в решениях ASIL-B.

Кроме того, решение FlexLock позволяет синхронно запускать локальную память и кэш-память двух ядер, обеспечивая более высокий уровень защиты от сбоев памяти.

«Более высокий уровень автономности требует более интеллектуальных вычислений на периферии автомобильных приложений, что вызывает потребность в более высоких уровнях функциональной безопасности», - сказал Ларри Прзивара, старший директор группы по маркетингу Tensilica в Cadence. «С введением функции FlexLock пользователи контроллеров и DSP Tensilica могут достичь наивысшего уровня сертификации, ASIL-D, и защиты от случайных сбоев оборудования».

Как и в случае с другими процессорами Xtensa, ядра с сертификатом ASIL-D можно настроить с помощью языка Tensilica Instruction Extension (TIE), который позволяет оптимизировать IP для конкретного приложения, сочетая необходимый уровень производительности с высочайшим уровнем безопасности.