Tensilica Xtensa-Prozessoren erfüllen die strengen Sicherheitsanforderungen im Automobilbereich

Aktualisierung: 30. Juli 2021

Tensilica Xtensa-Prozessoren erfüllen die strengen Sicherheitsanforderungen im Automobilbereich

Tensilica Xtensa-Prozessoren erfüllen die strengen Sicherheitsanforderungen im Automobilbereich

Der SGS-TÜV Saar hat unabhängig zertifiziert, dass die Tensilica Xtensa-Prozessoren von Cadence Design System mit FlexLock-Fähigkeit die ISO 26262:2018-Norm nach ASIL-D erfüllen, die höchste Stufe im Rahmen des Automotive Safety Integrity Level Ratings.

Die funktionale Sicherheitszertifizierung reicht vom Basismikrocontroller bis zum Hochleistungs-DSP, jeder mit einer Konfigurationsoption für FlexLock, um erhöhten Zufallsfehlerschutz zu bieten und nach einem robusten Sicherheitsprozess zum Schutz vor systematischen Fehlern entwickelt. Tensilica Xtensa-Prozessoren eignen sich für den Automobilmarkt und sind auf KI-, Vision-, Radar-, Lidar-, Audio-, Vehicle-to-Everything (V2X)- und Steuerungsanwendungen zugeschnitten.

„Die für Automobilanwendungen optimierten Tensilica FlexLock-Prozessoren von Cadence gehören zu den ersten in der Branche, die die funktionalen Sicherheitsstandards ASIL-D vollständig erfüllen“, sagt Wolfgang Ruf, Leiter der funktionalen Sicherheit für Halbleiter beim SGS-TÜV Saar. „Die Zertifizierung unserer umfassenden Bewertung gemäß der Norm ISO 26262:2018 für die systematische und zufällige Fehlervermeidung nach ASIL-D ist ein Beweis für die hohe funktionale Sicherheitsqualität der IP von Cadence.“

Der Schlüssel zur ASIL-D-Konformität ist die neue FlexLock-Funktion, die die flexible und erweiterbare Xtensa-Prozessorarchitektur um Lockstep-Unterstützung erweitert. Lockstep ist eine bewährte Methode zur Erhöhung der Sicherheit bei der Softwareausführung, indem eine Redundanz der Kernlogik auf Hardwareebene bereitgestellt wird. Es bietet nicht nur die erforderliche Unterstützung, um die ASIL-D-Zertifizierung zu erreichen, sondern FlexLock gibt Designteams auch die Möglichkeit, zwei unabhängig voneinander ausgeführte Kerne in ASIL-B-Lösungen unterzubringen.

Darüber hinaus bietet die FlexLock-Lösung die Möglichkeit, lokale Speicher und Caches von zwei Kernen im Gleichschritt zu betreiben, wodurch ein höherer Schutz vor Speicherfehlern erreicht wird.

„Ein höheres Maß an Autonomie erfordert mehr intelligentes Computing am Edge in Automobilanwendungen, was den Bedarf an einer höheren funktionalen Sicherheit erhöht“, sagte Larry Przywara, Senior Group Director, Tensilica Marketing bei Cadence. „Mit der Einführung der FlexLock-Funktion können Benutzer von Tensilica-Controllern und DSPs die höchste Zertifizierungsstufe ASIL-D und den damit verbundenen Schutz vor zufälligen Hardwarefehlern erreichen.“

Wie bei anderen Xtensa-Prozessoren können die ASIL-D-zertifizierten Kerne mithilfe der Sprache Tensilica Instruction Extension (TIE) angepasst werden, wodurch die IP für die spezifische Anwendung optimiert werden kann und das richtige Leistungsniveau mit höchster Sicherheit kombiniert wird.