Hợp tác có vẻ để tăng tốc thiết kế SoC điện toán siêu tỷ lệ

Cập nhật: ngày 9 tháng 2021 năm XNUMX

Hợp tác có vẻ để tăng tốc thiết kế SoC điện toán siêu tỷ lệ

Hợp tác có vẻ để tăng tốc thiết kế SoC điện toán siêu tỷ lệ

Cadence Design Systems đã tiết lộ rằng họ đã tối ưu hóa quy trình kỹ thuật số Cadence 20.1 đầy đủ cho các công nghệ quy trình tiên tiến của Samsung Foundry xuống 4nm.

Do đó, các nhà thiết kế cộng tác của công ty hiện có thể sử dụng các công cụ Cadence để đạt được công suất, hiệu suất và diện tích (PPA) tối ưu và cung cấp silicon chính xác, ưu tiên cho các ứng dụng điện toán siêu tỷ lệ.

Luồng kỹ thuật số 20.1 của Cadence có thể cung cấp các khả năng rất phù hợp cho các công nghệ xử lý tiên tiến của Samsung Foundry. Ví dụ: iSpatial công nghệ cho phép chuyển đổi liền mạch từ Giải pháp tổng hợp chi sang Hệ thống triển khai đổi mới bằng cách sử dụng cơ sở dữ liệu và giao diện người dùng chung.

Khả năng học máy (ML) cho phép người dùng cũng tận dụng các thiết kế hiện có của họ để đào tạo công nghệ tối ưu hóa GigaOpt nhằm hạn chế biên thiết kế so với luồng địa điểm và tuyến đường truyền thống.

Được kết hợp với kiến ​​trúc lưới đồng hồ hiệu suất cao, công nghệ GigaPlace XL kỹ thuật số cung cấp vị trí ô tiêu chuẩn và macro đồng thời cho phép lập sơ đồ sàn tự động, mang lại năng suất thiết kế tốt hơn đồng thời cải thiện đáng kể độ bền và sức mạnh của dây. Các công cụ thực hiện, thời gian và tín hiệu IR thống nhất tăng cường sự hội tụ dấu hiệu và giảm biên và lặp lại thiết kế.

Để tăng tốc quá trình thiết kế trong các công nghệ quy trình tiên tiến của Samsung Foundry, các luồng ví dụ hiện được cung cấp cho các tác vụ điện toán hiệu suất cao (HPC) phổ biến như vị trí ô chuẩn và macro đồng thời, lưới đồng hồ, phân phối xung nhịp H Tree cân bằng, mạng phân phối điện và Tối ưu hóa IR.

Dòng Cadence RTL-to-GDS hoàn chỉnh được tối ưu hóa cho quy trình Samsung Foundry bao gồm Giải pháp tổng hợp chi, Giải pháp phần mềm DFT của mô-đun Cadence, Hệ thống triển khai Innovus, Giải pháp trích xuất lượng tử, Giải pháp báo hiệu thời gian tạm thời, Tùy chọn Tempus ECO, Giải pháp toàn vẹn nguồn điện Tempus, Voltus Giải pháp toàn vẹn nguồn của IC, Bộ kiểm tra tương đương phù hợp, Công suất thấp phù hợp, Máy phân tích vật lý Litho và Bộ dự đoán CMP.

Sangyun Kim, Phó chủ tịch Nhóm Công nghệ Thiết kế Sáng lập, tại Samsung Electronics, cho biết: “Với sự đổi mới đang diễn ra trong lĩnh vực điện toán siêu tốc và lái xe tự động, nhu cầu về năng lực của HPC ngày càng gia tăng. “Bằng cách kết hợp các nút quy trình tiên tiến mới nhất của Samsung Foundry với toàn bộ quy trình kỹ thuật số Cadence 20.1, khách hàng của chúng tôi có thể đạt được các mục tiêu thiết kế của họ một cách nhanh chóng và hiệu quả.”

Michael Jackson, phó chủ tịch công ty, R & D của Digital & Signoff Group tại Cadence cho biết: “Luồng kỹ thuật số Cadence mới được tối ưu hóa giúp khách hàng đạt được mục tiêu PPA đơn giản hơn nhiều bằng cách sử dụng các công nghệ quy trình tiên tiến của Samsung Foundry. “Bằng cách mở rộng sự hợp tác lâu dài của chúng tôi với Samsung Foundry, các nhà thiết kế có thể nhanh chóng áp dụng các phương pháp HPC đã được xác nhận của Samsung Foundry để mang lại hiệu suất silicon đặc biệt đúng lúc.”