SureCore-Speicher-IP im RISC-V-Chip von Semidynamics

Update: 6. August 2023

Semidynamics entwickelt eine Vektorverarbeitungseinheit mit hoher Bandbreite, die für die Tensorverarbeitung für KI-Anwendungen optimiert ist. Damit die KI ihr volles Leistungspotenzial ausschöpfen kann, ist die Geschwindigkeit, mit der Tensoren mathematisch manipuliert werden, entscheidend.

Um dies zu ermöglichen, müssen die Vektorberechnungseinheiten eng an eine Hochleistungsregisterdatei gekoppelt sein. Während dies über einen standardmäßigen synthetisierten Ansatz implementiert werden kann, ist das Ergebnis in Bezug auf Leistung und Fläche oft ineffizient.

Der CEO von Semidynamics, Roger Espasa, erklärte, dass sureCore in der Lage sei, eine Leistung von über 2.5 GHz mit überzeugenden Flächen- und Leistungsmerkmalen zu liefern. „Die Verwendung eines standardmäßigen, synthetisierten, physischen Implementierungsflusses würde die Leistung liefern, die wir brauchen, aber auf Kosten von Leistung und Fläche“, erklärte er.

„Das Erreichen der optimalen Konfiguration von Power, Performance und Area (PPA) ist immer das Hauptziel bei der Realisierung eines Chipdesigns mit dem richtigen Marktwertversprechen. Aus diesem Grund haben wir uns für sureCore entschieden, um deren Know-how im Bereich Embedded Memory zu nutzen, da dies für das Erreichen unserer Leistungsziele von grundlegender Bedeutung ist. Tatsächlich ist es ein zentrales Merkmal unserer hochparallelen Architektur, das mehrere Instanziierungen der Hochleistungsregisterdatei erfordert, um die Leistung zu liefern.“