SureCore-geheugen-IP in de RISC-V-chip van Semidynamics

Update: 6 augustus 2023

Semidynamics ontwikkelt een vectorverwerkingseenheid met hoge bandbreedte die is geoptimaliseerd voor tensorverwerking gericht op AI-toepassingen. Om AI zijn volledige prestatiepotentieel te laten realiseren, is de snelheid waarmee tensoren wiskundig worden gemanipuleerd van cruciaal belang.

Om dit mogelijk te maken, moeten de vectorcomputereenheden nauw zijn gekoppeld aan een krachtig registerbestand. Hoewel dit kan worden geïmplementeerd via een standaard gesynthetiseerde aanpak, is het resultaat vaak inefficiënt in termen van kracht en oppervlakte.

De CEO van Semidynamics, Roger Espasa, legde uit dat sureCore in staat was om prestaties van meer dan 2.5 GHz te leveren met aantrekkelijke oppervlakte- en vermogenskarakteristieken. "Het gebruik van een standaard, gesynthetiseerde, fysieke implementatiestroom zou de prestaties leveren die we nodig hebben, maar gaat ten koste van kracht en ruimte", legde hij uit.

“Het bereiken van de optimale configuratie van Power, Performance en Area (PPA) is altijd het belangrijkste doel bij het realiseren van een chipontwerp met de juiste marktwaardepropositie. Daarom zijn we naar sureCore gegaan om hun expertise op het gebied van embedded geheugen te benutten, aangezien dit van fundamenteel belang is om onze prestatiedoelen te bereiken. In feite is het een centraal kenmerk van onze zeer parallelle architectuur dat meerdere instantiëringen van het krachtige registerbestand nodig zijn om de prestaties te leveren.