Sous-systèmes IP analogiques innovants enveloppés numériquement

Mise à jour: 28 avril 2023

Agile Analog a lancé sa première gamme de sous-systèmes analogiques, comprenant la gestion de l'alimentation, la détection PVT et la gestion du sommeil. Ces sous-systèmes innovants et enveloppés numériquement réduisent considérablement l'effort nécessaire pour intégrer plusieurs adresses IP analogiques dans n'importe quel ASIC en permettant à l'IP d'être insérée directement dans un flux de conception numérique et connectée via un bus périphérique standard, tel que AMBA APB. Les sous-systèmes apparaissent comme un bloc normal d'IP numérique avec les interfaces standard auxquelles les ingénieurs peuvent s'attendre, ce qui les rend faciles à comprendre et à gérer. Par conséquent, le temps de mise sur le marché, les coûts et les risques sont considérablement réduits. Initialement, la société a introduit trois sous-systèmes : agilePMU pour la gestion de l'alimentation, agilePVT - PVT capteur, et agileSMU pour la gestion du sommeil.

Chris Morrison, directeur du marketing produit chez Agile Analog, a déclaré : « Je suis ravi d'annoncer nos trois premiers sous-systèmes. Les clients recherchent en permanence des moyens de réduire les délais de mise sur le marché, les coûts et les risques, et c'est exactement ce que font nos nouveaux sous-systèmes intégrés numériquement. Fondamentalement, les clients n'ont plus besoin de gérer la frontière complexe des signaux mixtes entre l'analogique et le numérique, ce qui réduit considérablement leurs efforts de conception et les risques souvent associés à l'intégration d'une gamme complexe d'IP analogiques.

Les blocs IP d'un sous-système proviennent tous du portefeuille existant d'adresses IP analogiques personnalisables de la société. Cela permet à chaque bloc du sous-système d'être personnalisé en fonction des besoins précis du client tout en restant dans l'enveloppe numérique globale. Comme pour toute sa propriété intellectuelle, les sous-systèmes enveloppés numériquement sont indépendants du processus et de la fonderie, et chaque conception est optimisée pour le PDK précis du client. L'intégration d'IP dans un sous-système améliore également la conception du client en supprimant les fonctions analogiques en double, en réduisant les besoins de vérification des règles de conception et en optimisant les interconnexions. Ceux-ci conduisent à une meilleure immunité au bruit, à une consommation d'énergie réduite et à une surface plus petite.

Un autre avantage principal pour le client est que toutes les nécessités de vérification de la frontière analogique-numérique à signaux mixtes sont effectuées par l'entreprise. Cela réduit considérablement le temps de conception et de vérification du client, réduit les risques du processus de conception, réduit le coût des licences des outils de conception à signaux mixtes et rationalise l'intégration. Les clients peuvent désormais ajouter des fonctionnalités analogiques pour offrir une différenciation des produits sans avoir besoin d'ingénieurs spécialisés en signaux analogiques et mixtes et de la chaîne d'outils coûteuse associée.

Les sous-systèmes sont fournis avec un ensemble complet de garanties de support, y compris des modèles System Verilog pour une intégration simple dans les flux de vérification numérique existants des clients.

Voir plus : modules IGBT | écrans LCD | Les composants électroniques