Subsistem IP analog yang dibungkus secara digital inovatif

Pembaruan: 28 April 2023

Agile Analog telah merilis rangkaian subsistem analog pertamanya, termasuk manajemen daya, penginderaan PVT, dan manajemen tidur. Subsistem inovatif yang dibungkus secara digital ini sangat mengurangi upaya yang diperlukan untuk mengintegrasikan beberapa IP analog ke dalam ASIC apa pun dengan mengizinkan IP untuk dimasukkan langsung ke aliran desain digital dan dihubungkan melalui bus periferal standar, seperti AMBA APB. Subsistem tampak seperti blok IP digital normal dengan antarmuka standar yang dapat diharapkan oleh para insinyur, membuatnya mudah dipahami dan ditangani. Oleh karena itu, waktu ke pasar, biaya dan risiko sangat berkurang. Awalnya, perusahaan memperkenalkan tiga subsistem: agilePMU untuk manajemen daya, agilePVT – PVT Sensor, dan agileSMU untuk manajemen tidur.

Chris Morrison, direktur Pemasaran Produk di Agile Analog, berkata: “Dengan senang hati saya mengumumkan tiga subsistem pertama kami. Pelanggan selalu mencari cara untuk mengurangi waktu pemasaran, biaya, dan risiko, dan subsistem baru kami yang dikemas secara digital melakukan hal itu. Yang terpenting, pelanggan tidak perlu lagi berurusan dengan batas sinyal campuran yang kompleks antara analog dan digital, secara drastis mengurangi upaya desain mereka dan risiko yang sering dikaitkan dengan pengintegrasian rangkaian IP analog yang kompleks.”

Blok IP dalam subsistem semuanya berasal dari portofolio IP analog perusahaan yang dapat disesuaikan. Hal ini memungkinkan setiap blok dalam subsistem untuk disesuaikan dengan kebutuhan tepat pelanggan sambil duduk di dalam pembungkus digital keseluruhan. Seperti semua IP-nya, subsistem yang dibungkus secara digital adalah proses dan pengecoran-agnostik, dan setiap desain dioptimalkan untuk PDK pelanggan yang tepat. Mengintegrasikan IP dalam subsistem juga meningkatkan desain pelanggan dengan menghapus fungsi analog duplikat, mengurangi kebutuhan pemeriksaan aturan desain, dan mengoptimalkan interkoneksi. Ini mengarah pada peningkatan kekebalan kebisingan, konsumsi daya yang lebih rendah, dan area yang lebih kecil.

Manfaat utama lainnya bagi pelanggan adalah bahwa semua kebutuhan verifikasi batas analog ke digital, sinyal campuran, dilakukan oleh perusahaan. Hal ini sangat mengurangi waktu desain dan verifikasi pelanggan, mengurangi risiko proses desain, mengurangi biaya lisensi alat desain sinyal campuran, dan merampingkan integrasi. Pelanggan sekarang dapat menambahkan fitur analog untuk memberikan diferensiasi produk tanpa memerlukan analog khusus dan insinyur sinyal campuran dan toolchain mahal yang terkait.

Subsistem dilengkapi dengan set lengkap jaminan pendukung, termasuk model Verilog Sistem untuk integrasi langsung ke aliran verifikasi digital pelanggan yang ada.

Lihat lebih banyak: modul IGBT | Layar LCD | Komponen Elektronik