GOWIN Semiconductor annuncia il core e la soluzione IP ISPISP

Aggiornamento: 27 luglio 2021

ANDIAMO A VINCERE Semiconduttore annuncia il core e la soluzione IP dell'ISP

GOWIN Semiconductor annuncia il core e la soluzione IP ISPISP

ANDIAMO A VINCERE Semiconduttore, l'azienda di logica programmabile, ha annunciato l'introduzione del portafoglio IP ISP (Image Signal Processor) e del progetto di riferimento per FPGA GOWIN.

Il portafoglio core IP di GOWIN ISP prende i dati dei pixel da un'immagine sensore e lo regola tramite CFA (Color Filter Array/Debayer), CCM (Color Correction Array), correzione Gamma e AE (Auto Exposure) e AWB (Auto White Balance) per fornire un'immagine molto più chiara bilanciata sia nel colore che nella luminosità.

Il portafoglio core IP ISP è stato progettato per offrire ai produttori di fotocamere e dispositivi la possibilità di produrre prodotti per fotocamere a prezzi accessibili con un'immagine bilanciata di alta qualità. I progetti di imaging utilizzano spesso FPGA per elaborare i dati di imaging alla velocità dei dati di streaming come alternativa ai core ISP a funzione fissa nei SoC (System on Chip). Di conseguenza, il portafoglio di core IP ISP di GOWIN può essere combinato con interfacce video, IP scalari e controller di memoria per creare una soluzione SoC programmabile completa su misura per le esigenze dell'applicazione e del prodotto.

GOWIN fornisce i core IP dell'ISP singolarmente nel generatore di core IP GOWIN. Fornisce inoltre core IP pre-generati integrati come parte di un progetto di riferimento più ampio per completare la pipeline di elaborazione delle immagini. Il progetto di riferimento include anche un processore ARM Cortex-M per controllare la pipeline di elaborazione delle immagini in tempo reale.

“GOWIN ISP può essere configurato e programmato tramite il soft processor integrato. Consente agli utenti di personalizzare facilmente le funzioni e ottimizzare le prestazioni dell'ISP per i loro scenari applicativi specifici per ottenere una migliore qualità visiva o una maggiore precisione di riconoscimento. Credo che possa ridurre notevolmente i tempi di sviluppo e messa a punto", ha affermato Thomas Cheng, Direttore dello sviluppo delle soluzioni per GOWIN Semiconductor.

L'ISP supporta dati di immagine a 8 bit/10 bit e fornisce una mappa di registro regolabile per diversi sensori di immagine e risoluzioni. I coefficienti di calibrazione possono essere caricati dall'MCU o inizializzati dal bitstream. I moduli IP nella pipeline possono essere intercettati consentendo agli utenti di aggiungere i propri blocchi di imaging personalizzati secondo necessità.