Weebit voltooit ontwerp en tape-out van ingebouwde ReRAM-module

Update: 15 juli 2021

Weebit voltooit ontwerp en tape-out van ingebouwde ReRAM-module

Weebit voltooit ontwerp en tape-out van ingebouwde ReRAM-module

Weebit Nano, een ontwikkelaar van de volgende generatie Halfgeleider geheugentechnologieën, heeft de ontwerp- en verificatiefasen van zijn ingebedde ReRAM voltooid module.

Het bedrijf bevestigde ook dat het een testchip had afgeplakt (vrijgegeven voor productie) die deze module integreert, die zal worden gebruikt als het laatste platform voor testen en kwalificatie, voorafgaand aan de productie door de klant.

Geheugenmodules zijn een cruciaal onderdeel bij het inbedden van een geheugenarray in een System-on-Chip (SoC) en fungeren als de interface tussen de geheugenarray en de rest van het systeem en bevatten de logica die de manier bepaalt waarop de array wordt benaderd.

De testchip omvat een volledig subsysteem waarin de module is ingebed. Het bevat ook een RISC-V-microcontroller (MCU), systeeminterfaces, Static Random-Access Memory (SRAM) en randapparatuur. Potentiële klanten kunnen het gebruiken als ontwikkelings- en prototypeplatform voor nieuwe producten, zoals energiezuinige Internet of Things (IoT)-apparaten.

Coby Hanoch, CEO van Weebit, zei: “We hebben de module op een intelligente manier geïmplementeerd, door unieke analoge en digitale slimme circuits te ontwikkelen waarop patent is aangevraagd en die de technische parameters van de array, waaronder snelheid, retentie en uithoudingsvermogen, aanzienlijk verbeteren. Met de testchip die deze module bevat, kan Weebit aan klanten een volledig functioneel ReRAM-product demonstreren dat gemakkelijk kan worden geïntegreerd in hun System-on-Chip en klanten in staat stelt hun ontwerpproces te versnellen.”

ReRAM heeft het potentieel om nauwere systeemintegratie en lager stroomverbruik mogelijk te maken, zelfs bij hoge junctietemperaturen.

De nieuwe geheugenmodule van Weebit kan eenvoudig worden aangepast en is ontworpen om een ​​basis te bieden voor de toekomstige ReRAM-compiler van het bedrijf, waarmee klanten het ontwerp automatisch kunnen herconfigureren volgens hun specifieke vereisten zonder uitgebreide handmatige ontwerp- en fab-kwalificatieprocessen te doorlopen. De module zal ook de basis vormen voor andere ReRAM-modules die Weebit later dit jaar zal ontwikkelen, opnemen en kwalificeren bij productiefabrieken op basis van verzoeken van klanten.

Volgens Weebit is de ReRAM-module ontworpen in het ST 130nm-proces nadat uit interactie met potentiële klanten bleek dat dit de goede plek is voor hun analoge, stroom-, sensor- en IoT-ontwerpen. Het bevat een 128Kb ReRAM-array, besturingslogica, decoders, IO's (Input/Output-communicatie-elementen) en foutcorrectiecode (ECC).

Weebit zei dat het tegen het einde van 2021 zijn eerste silicium van de ingebedde ReRAM-module verwacht.