تضيف أنظمة IAR دعمًا لـ AndeStar V5 Risc-V

التحديث: 9 ديسمبر 2023

تضيف أنظمة IAR دعمًا لـ AndeStar V5 Risc-V

تدعم سلسلة الأدوات جميع إصدارات 32 بت Andes V5 خطر- V النوى، بما في ذلك N22 وN25F وD25F وA25 وA27 وN45 وD45 وA45. يتم دعم مواصفات ملحق Risc-V Packed SIMD/DSP (مسودة RVP) والوظائف الجوهرية المقابلة بالإضافة إلى مكتبات Andes DSP.

"يوفر AndeStar V5 التوافق مع Risc-V التكنلوجيا من خلال دعم تعليماتها القياسية، قال Andes CTO تشارلي سو. "بالإضافة إلى ذلك، فهو يشتمل على ميزات موسعة لجبال الأنديز مثل امتداد الأداء وامتداد CoDense."

Embedded Workbench عبارة عن سلسلة أدوات مترجم ومصحح أخطاء C/C++، في هذه الحالة لـ Risc-V. يتضمن C-STAT لتحليل التعليمات البرمجية الثابتة. "يثبت C-STAT توافق التعليمات البرمجية مع معايير الصناعة مثل MISRA C:2012 وMISRA C++:2008 وMISRA C:2004، ويكتشف أيضًا العيوب والأخطاء ونقاط الضعف الأمنية كما هو محدد بواسطة CERT C وتعداد الضعف المشترك،" وفقًا لـ IAR.

بالنسبة لتطبيقات السلامة الحرجة ، يتوفر برنامج Embedded Workbench لـ Risc-V في إصدار أمان وظيفي معتمد من TÜV SÜD وفقًا لـ IEC 61508 و ISO 26262 و IEC 62304 و EN 50128 و EN 50657 و IEC 60730 و ISO 13849 و IEC 62061 و IEC 61511 و ISO 25119.