IAR Systems เพิ่มการรองรับ AndeStar V5 Risc-V

อัปเดต: 9 ธันวาคม 2023

IAR Systems เพิ่มการรองรับ AndeStar V5 Risc-V

Toolchain รองรับ 32 บิต Andes V5 ทั้งหมด ความเสี่ยง-V แกน รวมถึง N22, N25F, D25F, A25, A27, N45, D45 และ A45 รองรับข้อกำหนดส่วนขยาย SIMD/DSP ของ Risc-V Packed (ร่าง RVP) และฟังก์ชันภายในที่เกี่ยวข้องตลอดจนไลบรารี Andes DSP

“AndeStar V5 นำเสนอความเข้ากันได้กับ Risc-V เทคโนโลยี โดยสนับสนุนคำแนะนำมาตรฐาน” Andes CTO Charlie Su กล่าว “นอกจากนี้ มันยังรวมเอาฟีเจอร์เสริมของ Andes เช่น ส่วนขยายประสิทธิภาพและส่วนขยาย CoDense”

Embedded Workbench คือคอมไพเลอร์ C/C++ และกลุ่มเครื่องมือดีบักเกอร์ ในกรณีนี้คือ Risc-V ประกอบด้วย C-STAT สำหรับการวิเคราะห์โค้ดแบบคงที่ “C-STAT พิสูจน์ความสอดคล้องของโค้ดกับมาตรฐานอุตสาหกรรม เช่น MISRA C:2012, MISRA C++:2008 และ MISRA C:2004 และยังตรวจจับข้อบกพร่อง จุดบกพร่อง และช่องโหว่ด้านความปลอดภัยตามที่กำหนดโดย CERT C และ Common Weakness Enumeration” ตาม ไอเออาร์.

สำหรับการใช้งานที่มีความสำคัญต่อความปลอดภัย Embedded Workbench for Risc-V มีอยู่ในรุ่น functional safety ที่ได้รับการรับรองโดย TÜV SÜD ตามมาตรฐาน IEC 61508, ISO 26262, IEC 62304, EN 50128, EN 50657, IEC 60730, ISO 13849, IEC 62061, IEC 61511 และ ISO 25119