Sistem IAR menambahkan dukungan untuk AndeStar V5 Risc-V

Pembaruan: 9 Desember 2023

Sistem IAR menambahkan dukungan untuk AndeStar V5 Risc-V

Toolchain mendukung semua Andes V32 5bit Risiko-V inti, termasuk N22, N25F, D25F, A25, A27, N45, D45 dan A45. Spesifikasi ekstensi SIMD/DSP Paket Risc-V (draf RVP) dan fungsi intrinsik yang sesuai serta pustaka Andes DSP didukung.

“AndeStar V5 menawarkan kompatibilitas dengan Risc-V teknologi dengan mendukung instruksi standarnya,” kata CTO Andes Charlie Su. “Selain itu, ini menggabungkan fitur-fitur yang diperluas dari Andes seperti ekstensi Kinerja dan ekstensi CoDense.”

Meja Kerja Tertanam adalah kompiler C/C++ dan rantai alat debugger, dalam hal ini untuk Risc-V. Ini mencakup C-STAT untuk analisis kode statis. “C-STAT membuktikan keselarasan kode dengan standar industri seperti MISRA C:2012, MISRA C++:2008 dan MISRA C:2004, dan juga mendeteksi cacat, bug, dan kerentanan keamanan seperti yang didefinisikan oleh CERT C dan Common Weakness Enumeration,” menurut IAR.

Untuk aplikasi yang kritis terhadap keselamatan, Meja Kerja Tertanam untuk Risc-V tersedia dalam edisi keselamatan fungsional yang disertifikasi oleh TÜV SÜD menurut IEC 61508, ISO 26262, IEC 62304, EN 50128, EN 50657, IEC 60730, ISO 13849, IEC 62061, IEC 61511 dan ISO 25119.