IAR מערכות מוסיפה תמיכה ב- AndeStar V5 Risc-V

עדכון: 9 בדצמבר 2023

IAR מערכות מוסיפה תמיכה ב- AndeStar V5 Risc-V

שרשרת הכלים תומך בכל 32bit Andes V5 סיכון-V ליבות, כולל N22, N25F, D25F, A25, A27, N45, D45 ו-A45. נתמכים מפרט הרחבת SIMD/DSP של Risc-V (טיוטת RVP) והפונקציות הפנימיות המתאימות כמו גם ספריות DSP של האנדים.

"AndeStar V5 מציע תאימות ל-Risk-V טֶכנוֹלוֹגִיָה על ידי תמיכה בהוראות הסטנדרטיות שלו", אמר CTO Andes Charlie Su. "בנוסף, הוא משלב תכונות מורחבות באנדים כגון הרחבת ביצועים והרחבת CoDense."

Embedded Workbench הוא C/C++ מהדר ושרשרת כלים לניפוי באגים, במקרה זה עבור Risc-V. הוא כולל C-STAT לניתוח קוד סטטי. "C-STAT מוכיח יישור קוד עם תקני תעשייה כמו MISRA C:2012, MISRA C++:2008 ו-MISRA C:2004, וכן מזהה פגמים, באגים ופגיעויות אבטחה כפי שהוגדרו על ידי CERT C ו- Common Weakness Enumeration", לפי IAR.

ליישומים קריטיים לבטיחות, Workbench Embedded for Risc-V זמין במהדורת בטיחות פונקציונלית מאושרת על ידי TÜV SÜD על פי IEC 61508, ISO 26262, IEC 62304, EN 50128, EN 50657, IEC 60730, ISO 13849, IEC 62061, IEC 61511 ו- ISO 25119.