تعلن QuickLogic عن eFPGA IP في عملية UMC 22nm

التحديث: 2 يوليو 2023

تعلن QuickLogic عن eFPGA IP في عملية UMC 22nm

أعلنت شركة QuickLogic عن توفر أول مجموعة eFPGA يحددها العميل من مولد IP الخاص بـ Australis لعملية UMC 22nm.

تتيح أداة Australis إنشاء eFPGA IP سريعًا لأي مسبك وعقدة تقريبًا ، كما أن نواة eFPGA IP متاحة الآن ، وأي تخصيصات مستقبلية لها للشركات التي تستخدم مجموعة عقدة المسبك / العملية نفسها ستكون قادرة على إكمالها في غضون فترة وجيزة فقط. أسابيع.

QuickLogic هو مطور لأنظمة SoCs ذات طاقة منخفضة للغاية ومتعددة النواة وممكّنة للصوت FPGA IP وحلول Endpoint AI وهذا الجديد سيتم دمج eFPGA IP في تصميمات SoC ودعمه من خلال مجموعة أدوات برنامج QuickLogic Aurora الكاملة بالإضافة إلى مجموعة واسعة من الأدوات مفتوحة المصدر.

من خلال دمج ملف FPGA IP ، سيتمكن العملاء من اكتساب المرونة لإجراء تغييرات تصميم RTL بعد الإنتاج والتي ستمكن SoC واحد لخدمة تطبيقات متعددة ومتجاورة ، أو للتطور مع المعايير المتغيرة ، مع السماح أيضًا بإضافة ميزات جديدة لمعالجة أي تغييرات تنافسية.

نتيجة لذلك ، يمكن إطالة العمر الإنتاجي المفيد لشركات SoCs عالية الاستثمار بشكل كبير ، مما يؤدي إلى زيادة الربحية وعائد استثمار المنتج. ومن المتوقع وجود فوائد خاصة لإنترنت الأشياء الذكي ، والأسواق الصناعية ، والأمنية ، والفضائية ، والرعاية الصحية ، والأسواق ذات الموثوقية العالية.

أوضح Brian Faith ، الرئيس التنفيذي لشركة QuickLogic: "تاريخيًا ، كان العملاء المهتمون بإضافة FPGA IP إلى تصميمات SoC لديهم مجموعة محدودة جدًا من أحجام الصفيف ومجموعات عقدة المسبك / العملية". "بفضل الإمكانات التي تم تمكينها بواسطة أداة Australis الخاصة بنا ، تمكنا من حل هذا التحدي. يمكننا الآن تخصيص عنوان IP الخاص بـ eFPGA واختيار العملية / العقدة المحددة وإكمال تصميمات عملائنا في فترة قصيرة جدًا ".