QuickLogic anuncia eFPGA IP no processo UMC de 22 nm

Atualização: 2 de julho de 2023

QuickLogic anuncia eFPGA IP no processo UMC de 22 nm

QuickLogic anunciou a disponibilidade de seu primeiro bloco eFPGA definido pelo cliente do Australis IP Generator para o processo UMC de 22 nm.

A ferramenta Australis permite a geração rápida de IP eFPGA para quase qualquer fundição e nó e o núcleo de IP eFPGA está disponível agora, e quaisquer personalizações futuras dele para empresas que usam a mesma combinação de fundição / nó de processo poderão ser concluídas em apenas uma questão de semanas.

QuickLogic é um desenvolvedor de SoCs com capacidade de voz multi-core de potência ultrabaixa, incorporados FPGA Soluções IP e Endpoint AI e este novo O eFPGA IP será integrado aos designs de SoC e suportado pelo conjunto completo de ferramentas de software QuickLogic Aurora, bem como por uma ampla gama de ferramentas de código aberto.

Ao integrar um incorporado FPGA IP, os clientes poderão obter flexibilidade para fazer alterações no design RTL na pós-produção, o que permitirá que um único SoC atenda a múltiplas aplicações adjacentes ou evolua com padrões em mudança, ao mesmo tempo que permite a adição de novos recursos para atender a qualquer mudanças competitivas.

Como resultado, a vida útil do produto de SoCs de alto investimento pode ser estendida drasticamente, aumentando a lucratividade e o ROI do produto. Benefícios específicos são esperados para IoT inteligente, industrial, segurança, aeroespacial, saúde e mercados de alta confiabilidade.

“Historicamente, os clientes interessados ​​em adicionar FPGA IP incorporado a seus projetos de SoC tinham uma seleção muito limitada de tamanhos de array e combinações de fundição / nó de processo”, explicou Brian Faith, CEO da QuickLogic. “Com os recursos habilitados por nossa ferramenta Australis, resolvemos esse desafio. Agora podemos personalizar o eFPGA IP, escolher o processo / nó específico e concluir os projetos de nossos clientes em um período muito curto. ”