QuickLogic công bố eFPGA IP trên quy trình UMC 22nm

Cập nhật: 2/2023/XNUMX

QuickLogic công bố eFPGA IP trên quy trình UMC 22nm

QuickLogic đã công bố tính khả dụng của khối eFPGA đầu tiên do khách hàng xác định từ Máy phát IP Australis cho quy trình UMC 22nm.

Công cụ Australis cho phép tạo eFPGA IP nhanh chóng cho gần như bất kỳ cơ sở đúc và nút nào và lõi eFPGA IP hiện có sẵn và bất kỳ tùy chỉnh nào trong tương lai của nó đối với các công ty sử dụng tổ hợp nút nền / quy trình tương tự này sẽ có thể được hoàn thành chỉ sau hàng tuần.

QuickLogic là nhà phát triển SoC hỗ trợ giọng nói đa lõi công suất cực thấp, được nhúng FPGA IP và các giải pháp AI điểm cuối và tính năng mới này eFPGA IP sẽ được tích hợp vào các thiết kế SoC và được hỗ trợ bởi bộ công cụ phần mềm QuickLogic Aurora hoàn chỉnh cũng như một loạt các công cụ mã nguồn mở.

Bằng cách tích hợp một nhúng FPGA IP, khách hàng sẽ có thể linh hoạt thực hiện các thay đổi thiết kế RTL sau sản xuất, điều này sẽ cho phép một SoC duy nhất phục vụ nhiều ứng dụng liền kề hoặc phát triển với các tiêu chuẩn thay đổi, đồng thời cho phép bổ sung các tính năng mới để giải quyết mọi vấn đề. những thay đổi cạnh tranh.

Do đó, tuổi thọ sản phẩm hữu ích của các SoC có vốn đầu tư cao có thể được kéo dài đáng kể, làm tăng khả năng sinh lời và ROI của sản phẩm. Các lợi ích cụ thể được mong đợi đối với các thị trường IoT thông minh, công nghiệp, an ninh, hàng không vũ trụ, chăm sóc sức khỏe và độ tin cậy cao.

Brian Faith, giám đốc điều hành QuickLogic giải thích: “Trước đây, những khách hàng quan tâm đến việc thêm IP FPGA nhúng vào thiết kế SoC của họ đã có lựa chọn rất hạn chế về kích thước mảng và tổ hợp nút quy trình / đúc,” Brian Faith, giám đốc điều hành của QuickLogic giải thích. “Với các khả năng được kích hoạt bởi công cụ Australis của chúng tôi, chúng tôi đã giải quyết được thách thức này. Giờ đây, chúng tôi có thể tùy chỉnh IP eFPGA, chọn quy trình / nút cụ thể và hoàn thành thiết kế của khách hàng trong thời gian rất ngắn. ”