QuickLogic mengumumkan IP eFPGA pada proses 22nm UMC

Kemas kini: 2 Julai 2023

QuickLogic mengumumkan IP eFPGA pada proses 22nm UMC

QuickLogic telah mengumumkan ketersediaan blok eFPGA yang ditakrifkan pelanggan pertama daripada Penjana IP Australis untuk proses 22nm UMC.

Alat Australis membolehkan penjanaan IP eFPGA pantas untuk hampir mana-mana faundri dan nod dan teras IP eFPGA tersedia sekarang, dan sebarang penyesuaian masa hadapan bagi syarikat yang menggunakan gabungan nod faundri/proses yang sama ini akan dapat disiapkan hanya dalam masa minggu.

QuickLogic ialah pembangun SoC berbilang teras kuasa ultra rendah yang didayakan suara, dibenamkan FPGA IP, dan penyelesaian AI Endpoint dan baharu ini IP eFPGA akan disepadukan ke dalam reka bentuk SoC dan disokong oleh suite alat perisian QuickLogic Aurora yang lengkap serta pelbagai alat sumber terbuka.

Dengan menyepadukan embedded FPGA IP, pelanggan akan dapat memperoleh fleksibiliti untuk membuat perubahan reka bentuk RTL selepas pengeluaran yang akan membolehkan satu SoC untuk melayani berbilang, aplikasi bersebelahan, atau berkembang dengan piawaian yang berubah-ubah, sambil juga membenarkan penambahan ciri baharu untuk menangani sebarang perubahan persaingan.

Akibatnya, hayat produk berguna SoC pelaburan tinggi boleh dilanjutkan secara mendadak, meningkatkan keuntungan dan ROI produk. Faedah khusus dijangka untuk pasaran IoT pintar, perindustrian, keselamatan, aeroangkasa, penjagaan kesihatan dan kebolehpercayaan yang tinggi.

"Secara sejarah, pelanggan yang berminat untuk menambah IP FPGA terbenam pada reka bentuk SoC mereka mempunyai pilihan saiz tatasusunan dan kombinasi nod faundri/proses yang sangat terhad," jelas Brian Faith, ketua pegawai eksekutif QuickLogic. “Dengan keupayaan yang didayakan oleh alat Australis kami, kami telah menyelesaikan cabaran ini. Kini kami boleh menyesuaikan IP eFPGA, memilih proses/nod tertentu, dan menyelesaikan reka bentuk pelanggan kami dalam tempoh yang sangat singkat.”