Microchip stellt den kompaktesten 1.6-T-Ethernet-PHY der Branche mit bis zu 800 GbE-Konnektivität für Cloud-Rechenzentren, 5G und KI vor

Update: 6. August 2023
Microchip stellt den kompaktesten 1.6-T-Ethernet-PHY der Branche mit bis zu 800 GbE-Konnektivität für Cloud-Rechenzentren, 5G und KI vor

Router, Switches und Linecards benötigen eine höhere Bandbreite, Portdichte und bis zu 800 Gigabit Ethernet (GbE)-Konnektivität, um den eskalierenden Rechenzentrumsverkehr zu bewältigen, der durch 5G, Cloud-Dienste und Anwendungen der künstlichen Intelligenz (KI) und des maschinellen Lernens (ML) verursacht wird. Um die höhere Bandbreite bereitzustellen, müssen diese Designs die Herausforderungen der Signalintegrität überwinden, die mit dem Übergang der Branche zur 112G (Gigabit pro Sekunde) PAM4 Serializer/Deserializer (SerDes)-Konnektivität verbunden sind, die zur Unterstützung der neuesten steckbaren Optiken, System-Backplanes und Pakete erforderlich ist Prozessoren. Diese Herausforderungen können jetzt mit der branchenweit kompaktesten PHY-Lösung (Physical Layer) mit 1.6 T (Terabit pro Sekunde) und geringem Stromverbrauch von Microchip gemeistert werden Technologie Inc. mit seinen PM6200 META-DX2L Das reduziert den Strom pro Port um 35 Prozent im Vergleich zu seinem 56G PAM4-Vorgänger META-DX1, der branchenweit ersten PHY-Lösung im Terabit-Maßstab.

„Die Branche wechselt zu einem 112G PAM4-Ökosystem für High-Density-Switching, Paketverarbeitung und Optik“, sagte Bob Wheeler, Principal Analyst für Networking bei The Linley Group. „Der META-DX2L von Microchip ist für diese Anforderungen optimiert, indem er Linecards mit Switch-Fabrics und Multi-Rate-Optiken für 100-GbE-, 400-GbE- und 800-GbE-Konnektivität verbindet“.

Mit seiner hochdichten 1.6-T-Bandbreite, platzsparendem Footprint, 112G PAM4 SerDes-Technologie und Unterstützung für Ethernet-Raten von 1 bis 800 GbE ist das META-DX2L Ethernet PHY von Microchip ein industrietaugliches Gerät, das die Konnektivitätsvielfalt bietet, um Maximieren Sie die Wiederverwendung von Konstruktionen über Anwendungen hinweg, die von einem Retimer, einem Getriebe oder einem Rückwärtsganggetriebe bis hin zu einem störungsfreien 2:1-Multiplexer (Mux) reichen. Hochgradig konfigurierbare Crosspoint- und Getriebefunktionen nutzen die I/O-Bandbreite eines Switch-Geräts voll aus, um die flexiblen Verbindungen zu ermöglichen, die für Multi-Rate-Karten erforderlich sind, die eine breite Palette von steckbaren Optiken unterstützen. Die stromsparenden PAM4-SerDes des PHY ermöglichen es, die Infrastrukturschnittstellenrate der nächsten Generation für Cloud-Rechenzentren, AI/ML-Rechencluster, 5G und die Infrastruktur von Telekommunikationsdienstanbietern zu unterstützen, sei es über weitreichende Direct Attach-Kupferkabel (DAC) oder Backplanes oder Anschlüsse an steckbare Optiken.

„Für die 56G-Generation haben wir den branchenweit ersten Terabit-PHY, META-DX1, eingeführt, und nun folgten wir mit einer ebenso transformativen 112G-Lösung, die die Fähigkeiten bietet, die Systementwickler benötigen, um die heutigen neuen Herausforderungen von Cloud-Rechenzentren, 5G-Netzwerken und KI/ML-Computing-Scale-out“, sagte Babak Samimi, Vice President der Kommunikationssparte von Microchip. „Durch die Bereitstellung von bis zu 1.6 t Bandbreite innerhalb einer Low-Power-Architektur und auf kleinstem Raum verdoppelt der META-DX2L PHY die Bandbreite bisheriger Lösungen auf dem Markt und setzt gleichzeitig ein neues Maß an Energieeffizienz.“

META-DX2L wird in der branchenweit kleinsten Gehäusegröße von 23 x 30 Millimeter (mm) angeboten, was die Platzeinsparungen ermöglicht, die erforderlich sind, um die von Hyperscalern und Systementwicklern geforderten Linecard-Port-Dichten zu liefern. Zu den Produkthighlights gehören:

  • Dual 800 GbE, Quad 400 GbE und 16x 100/50/25/10/1 GbE PHY
  • Unterstützt Ethernet-, OTN- und Fibre Channel-Datenraten
  • Unterstützt proprietäre Datenraten für AI/ML-Anwendungen
  • Integrierter 2:1-Hitless-Mux ermöglicht Hochverfügbarkeits-/Schutzarchitekturen
  • Hoch konfigurierbarer Crosspoint, der Multi-Rate-Dienste an jedem Port unterstützt
  • Konstante Latenz, die IEEE 1588 Class C/D PTP auf Systemebene ermöglicht
  • FEC Terminierung, Überwachung und Konvertierung zwischen verschiedenen Schnittstellenraten
  • 32 Long-Reach (LR) fähige 112G PAM4 SerDes mit Programmierbarkeit zur Optimierung von Leistung vs. Leistung
  • Unterstützung für DAC-Kabel, einschließlich Auto-Negotiation und Link-Training
  • Unterstützung für den industriellen Temperaturbereich, die den Einsatz in Außenumgebungen ermöglicht
  • Komplettes Software Development Kit (SDK) mit störungsfreien Upgrade- und Warmstartfähigkeiten und kompatibel mit dem praxiserprobten META-DX1 SDK

Microchip bietet einen vollständigen Satz von Design-In-Materialien, Referenzdesigns und Evaluierungsboards, um Kunden beim Bau von Systemen mit META-DX2L-Bausteinen zu unterstützen. Zusätzlich zur Ethernet-PHY-Technologie bietet Microchip Systemanbietern auch eine Gesamtsystemlösung einschließlich PolarFire-FPGAs, der Hochleistungs-PLL ZL30632, Oszillatoren, Spannungsreglern und anderen Komponenten, die als System mit META-DX2L auf helfen, Designs schneller zur Produktion zu bringen.

Für weitere Informationen besuchen Sie www.microchip.com 

ELE-Zeiten
+ Beiträge
  • Die längste 3D-gedruckte Betonfahrradbrücke der Welt
  • Maschinelles Lernen verbessert die biologische Bildanalyse
  • Der neue Plug-and-Play-Gate-Treiber SCALE-iFlex LT von Power Integrations verbessert EconoDUAL IGBT Modul Leistung um 20 %
  • EPS Global tritt dem MCU-Sicherheitspartner-Ökosystem von Nuvoton bei