ไมโครชิป เปิดตัว PHY อีเธอร์เน็ต 1.6T ขนาดกะทัดรัดที่สุดในอุตสาหกรรม พร้อมการเชื่อมต่อสูงถึง 800 GbE สำหรับศูนย์ข้อมูลคลาวด์, 5G และ AI

อัปเดต: 6 สิงหาคม 2023
ไมโครชิป เปิดตัว PHY อีเธอร์เน็ต 1.6T ขนาดกะทัดรัดที่สุดในอุตสาหกรรม พร้อมการเชื่อมต่อสูงถึง 800 GbE สำหรับศูนย์ข้อมูลคลาวด์, 5G และ AI

เราเตอร์ สวิตช์ และไลน์การ์ดต้องการแบนด์วิธที่สูงกว่า ความหนาแน่นของพอร์ต และการเชื่อมต่อสูงถึง 800 กิกะบิตอีเธอร์เน็ต (GbE) เพื่อรองรับการรับส่งข้อมูลของศูนย์ข้อมูลที่เพิ่มสูงขึ้นซึ่งขับเคลื่อนโดย 5G บริการคลาวด์ และแอปพลิเคชันปัญญาประดิษฐ์ (AI) และการเรียนรู้ของเครื่อง (ML) เพื่อส่งมอบแบนด์วิธที่สูงขึ้น การออกแบบเหล่านี้จำเป็นต้องเอาชนะความท้าทายด้านความสมบูรณ์ของสัญญาณที่เกี่ยวข้องกับการเปลี่ยนแปลงของอุตสาหกรรมไปสู่การเชื่อมต่อ 112G (กิกะบิตต่อวินาที) PAM4 Serializer/Deserializer (SerDes) ที่จำเป็นเพื่อรองรับออปติกแบบเสียบได้ แบ็คเพลนระบบ และแพ็กเก็ตล่าสุด โปรเซสเซอร์ ความท้าทายเหล่านี้สามารถเอาชนะได้ด้วยโซลูชัน PHY (ฟิสิคัลเลเยอร์) ที่ใช้พลังงานต่ำ 1.6T (เทราบิตต่อวินาที) ที่กะทัดรัดที่สุดในอุตสาหกรรมจาก Microchip เทคโนโลยี อิงค์ด้วย PM6200 เมต้า-DX2L ซึ่งลดพลังงานต่อพอร์ตลง 35 เปอร์เซ็นต์ เมื่อเทียบกับรุ่นก่อนหน้า 56G PAM4 นั่นคือ META-DX1 ซึ่งเป็นโซลูชัน PHY ระดับเทราบิตแรกของอุตสาหกรรม

“อุตสาหกรรมกำลังเปลี่ยนไปใช้ระบบนิเวศ 112G PAM4 สำหรับการสลับความหนาแน่นสูง การประมวลผลแพ็กเก็ต และออปติก” Bob Wheeler นักวิเคราะห์หลักด้านเครือข่ายที่ The Linley Group กล่าว “META-DX2L ของไมโครชิปได้รับการปรับให้เหมาะสมเพื่อตอบสนองความต้องการเหล่านี้โดยการเชื่อมโยงไลน์การ์ดเพื่อสลับแฟบริกและออปติกหลายอัตราสำหรับการเชื่อมต่อ 100 GbE, 400 GbE และ 800 GbE”

ด้วยแบนด์วิดธ์ 1.6T ความหนาแน่นสูง ประหยัดพื้นที่ เทคโนโลยี 112G PAM4 SerDes และรองรับอัตราอีเทอร์เน็ตตั้งแต่ 1 ถึง 800 GbE META-DX2L Ethernet PHY ของไมโครชิป เป็นอุปกรณ์ระดับอุตสาหกรรมที่มีความสามารถในการเชื่อมต่อที่หลากหลาย นำการออกแบบกลับมาใช้ใหม่ได้อย่างเต็มที่ในทุกการใช้งาน ตั้งแต่รีไทม์เมอร์ กระปุกเกียร์ หรือกระปุกเกียร์ถอยหลัง ไปจนถึงมัลติเพล็กเซอร์ 2: 1 ที่ไม่ใช้งาน (mux) คุณลักษณะจุดตัดและกระปุกเกียร์ที่กำหนดค่าได้สูงทำให้ใช้แบนด์วิดท์ I/O ของอุปกรณ์สวิตช์ได้อย่างเต็มที่ เพื่อให้มีการเชื่อมต่อที่ยืดหยุ่นซึ่งจำเป็นสำหรับการ์ดหลายอัตราที่รองรับออปติกแบบเสียบได้หลากหลายแบบ PAM4 SerDes ที่ใช้พลังงานต่ำของ PHY ช่วยให้สามารถรองรับอัตราอินเทอร์เฟซสำหรับโครงสร้างพื้นฐานแห่งอนาคตสำหรับศูนย์ข้อมูลบนคลาวด์, คลัสเตอร์ประมวลผล AI/ML, 5G และโครงสร้างพื้นฐานของผู้ให้บริการโทรคมนาคม ไม่ว่าจะใช้สายเคเบิลทองแดงแบบเชื่อมต่อโดยตรงระยะไกล (DAC) ระยะไกล แบ็คเพลน หรือการเชื่อมต่อกับออปติกแบบเสียบได้

“สำหรับรุ่น 56G เราได้เปิดตัว PHY เทราบิตรุ่นแรกของอุตสาหกรรม META-DX1 และตอนนี้เราได้ติดตามด้วยโซลูชัน 112G ที่เปลี่ยนแปลงได้เท่าเทียมกัน ซึ่งมอบความสามารถที่นักพัฒนาระบบจำเป็นต้องแก้ปัญหาความท้าทายใหม่ๆ ที่เกิดจากศูนย์ข้อมูลบนคลาวด์ เครือข่าย 5G และ การขยายขนาดการประมวลผล AI/ML” Babak Samimi รองประธานหน่วยธุรกิจการสื่อสารของไมโครชิปกล่าว “ด้วยการส่งมอบแบนด์วิดธ์สูงถึง 1.6T ภายในสถาปัตยกรรมที่ใช้พลังงานต่ำและในขนาดที่เล็กที่สุด META-DX2L PHY จะเพิ่มแบนด์วิดธ์เป็นสองเท่าของโซลูชันก่อนหน้าในตลาดในขณะที่สร้างระดับใหม่ของประสิทธิภาพการใช้พลังงาน”

META-DX2L มีให้ในขนาดบรรจุภัณฑ์ที่เล็กที่สุดในอุตสาหกรรม 23 x 30 มม. (มม.) ซึ่งช่วยให้ประหยัดพื้นที่ที่จำเป็นในการส่งมอบความหนาแน่นพอร์ตไลน์การ์ดที่ต้องการโดยไฮเปอร์สเกลเลอร์และนักพัฒนาระบบ ไฮไลท์ของผลิตภัณฑ์ ได้แก่ :

  • คู่ 800 GbE, Quad 400 GbE และ 16x 100/50/25/10/1 GbE PHY
  • รองรับอัตราข้อมูล Ethernet, OTN และ Fibre Channel
  • รองรับอัตราข้อมูลที่เป็นกรรมสิทธิ์สำหรับแอปพลิเคชัน AI/ML
  • mux hitless แบบ 2:1 ที่ผสานรวมช่วยให้สถาปัตยกรรมความพร้อมใช้งาน/การป้องกันสูง
  • ครอสพอยท์ที่กำหนดค่าได้สูงรองรับบริการหลายอัตราบนพอร์ตใด ๆ
  • เวลาแฝงคงที่ เปิดใช้งาน IEEE 1588 Class C/D PTP ที่ระดับระบบ
  • การยกเลิก การตรวจสอบ และการแปลง FEC ระหว่างอัตราอินเทอร์เฟซต่างๆ
  • 32 G PAM112 SerDes ระยะไกล (LR) ที่มีความสามารถ 4G พร้อมความสามารถในการตั้งโปรแกรมเพื่อเพิ่มประสิทธิภาพพลังงานเทียบกับประสิทธิภาพ
  • รองรับสาย DAC รวมถึงการเจรจาอัตโนมัติและการฝึกเชื่อมโยง
  • รองรับช่วงอุณหภูมิอุตสาหกรรม เปิดใช้งานในสภาพแวดล้อมกลางแจ้ง
  • ชุดพัฒนาซอฟต์แวร์ (SDK) ที่สมบูรณ์พร้อมความสามารถในการอัปเกรดแบบไม่ใช้งานและการรีสตาร์ทอย่างอบอุ่น และเข้ากันได้กับ META-DX1 SDK ที่ได้รับการพิสูจน์แล้วในภาคสนาม

ไมโครชิปมีชุดหลักประกันการออกแบบ การออกแบบอ้างอิง และแผงประเมินผล เพื่อสนับสนุนลูกค้าในการสร้างระบบด้วยอุปกรณ์ META-DX2L นอกจากเทคโนโลยี Ethernet PHY แล้ว ไมโครชิปยังมอบโซลูชันระบบทั้งหมดให้กับผู้จำหน่ายระบบ รวมถึง PolarFire FPGAs, ZL30632 ประสิทธิภาพสูง PLL, ออสซิลเลเตอร์, ตัวควบคุมแรงดันไฟฟ้า และส่วนประกอบอื่นๆ ที่ได้รับการตรวจสอบล่วงหน้าว่าเป็นระบบที่มี META-DX2L ช่วยนำการออกแบบไปสู่การผลิตได้เร็วขึ้น

สำหรับข้อมูลเพิ่มเติมโปรดเยี่ยมชม www.ไมโครชิป.com 

ELE ไทม์ส
+ โพสต์
  • สะพานจักรยานคอนกรีตพิมพ์ลาย 3 มิติที่ยาวที่สุดในโลก
  • แมชชีนเลิร์นนิงช่วยปรับปรุงการวิเคราะห์ภาพทางชีวภาพ
  • ไดรเวอร์เกตปลั๊กแอนด์เพลย์ SCALE-iFlex LT ใหม่ของ Power Integrations ปรับปรุง EconoDUAL IGBT โมดูล ประสิทธิภาพ 20%
  • EPS Global เข้าร่วมระบบนิเวศพันธมิตรด้านการรักษาความปลอดภัย MCU ของ Nuvoton