Microchip onthult de meest compacte 1.6T Ethernet PHY in de branche met tot 800 GbE-connectiviteit voor clouddatacenters, 5G en AI

Update: 6 augustus 2023
Microchip onthult de meest compacte 1.6T Ethernet PHY in de branche met tot 800 GbE-connectiviteit voor clouddatacenters, 5G en AI

Routers, switches en lijnkaarten hebben een hogere bandbreedte, poortdichtheid en tot 800 Gigabit Ethernet (GbE)-connectiviteit nodig om het escalerende datacenterverkeer aan te kunnen, aangedreven door 5G, cloudservices en toepassingen voor kunstmatige intelligentie (AI) en machine learning (ML). Om de hogere bandbreedte te kunnen leveren, moeten deze ontwerpen de uitdagingen op het gebied van de signaalintegriteit overwinnen die gepaard gaan met de transitie van de industrie naar de 112G (gigabits per seconde) PAM4 Serializer/Deserializer (SerDes)-connectiviteit die nodig is om de nieuwste plug-in optica, systeembackplanes en packet-oplossingen te ondersteunen. verwerkers. Deze uitdagingen kunnen nu worden overwonnen met de meest compacte, 1.6T (terabits per seconde), energiezuinige PHY-oplossing (fysieke laag) van Microchip Technologie Inc. met zijn PM6200 META-DX2L dat het vermogen per poort met 35 procent vermindert in vergelijking met zijn 56G PAM4-voorganger, META-DX1, de eerste PHY-oplossing op terabit-schaal in de branche.

"De industrie stapt over naar een 112G PAM4-ecosysteem voor high-density switching, pakketverwerking en optica", zegt Bob Wheeler, hoofdanalist voor netwerken bij The Linley Group. "Microchip's META-DX2L is geoptimaliseerd om aan deze eisen te voldoen door lijnkaarten te overbruggen om fabrics en multi-rate optica te schakelen voor 100 GbE, 400 GbE en 800 GbE connectiviteit".

Met zijn 1.6T bandbreedte met hoge dichtheid, ruimtebesparende footprint, 112G PAM4 SerDes-technologie en ondersteuning voor Ethernet-snelheden van 1 tot 800 GbE, is Microchip's META-DX2L Ethernet PHY een apparaat van industriële temperatuur dat de connectiviteitsveelzijdigheid biedt voor maximaliseer ontwerphergebruik in toepassingen variërend van een retimer, versnellingsbak of achteruitversnellingsbak tot een hitless 2:1-multiplexor (mux). Zeer configureerbare crosspoint- en versnellingsbakfuncties maken volledig gebruik van de I/O-bandbreedte van een switchapparaat om de flexibele verbindingen mogelijk te maken die nodig zijn voor kaarten met meerdere snelheden die een breed scala aan insteekbare optica ondersteunen. Dankzij de energiezuinige PAM4 SerDes van de PHY kan de infrastructuurinterfacesnelheid van de volgende generatie worden ondersteund voor clouddatacenters, AI/ML-computingsclusters, 5G en infrastructuur van telecomserviceproviders, of het nu gaat om rechtstreeks aangesloten koperen (DAC) kabels met een groot bereik, backplanes of verbindingen met insteekbare optica.

“Voor de 56G-generatie hebben we de eerste terabit PHY, META-DX1 in de branche geïntroduceerd, en nu hebben we gevolgd met een even transformatieve 112G-oplossing die de mogelijkheden biedt die systeemontwikkelaars nodig hebben om de nieuwe uitdagingen van vandaag op te lossen die worden gesteld door clouddatacenters, 5G-netwerken en AI/ML-computing scale-out”, zegt Babak Samimi, vice-president van de communicatie-afdeling van Microchip. "Door tot 1.6T bandbreedte te leveren binnen een energiezuinige architectuur en in de kleinste footprint, verdubbelt de META-DX2L PHY de bandbreedte van eerdere oplossingen op de markt en vestigt tegelijkertijd een nieuw niveau van energie-efficiëntie."

META-DX2L wordt aangeboden in de kleinste verpakkingsgrootte van de industrie, 23 x 30 millimeter (mm), wat de ruimtebesparing mogelijk maakt die nodig is om de lijnkaartpoortdichtheden te leveren die worden gevraagd door hyperscalers en systeemontwikkelaars. Hoogtepunten van het product zijn onder meer:

  • Dual 800 GbE, Quad 400 GbE en 16x 100/50/25/10/1 GbE PHY
  • Ondersteunt Ethernet-, OTN- en Fibre Channel-gegevenssnelheden
  • Ondersteunt eigen datasnelheden voor AI/ML-toepassingen
  • Geïntegreerde 2:1 hitless mux maakt architecturen met hoge beschikbaarheid/bescherming mogelijk
  • Zeer configureerbaar kruispunt dat multi-rate services op elke poort ondersteunt
  • Constante latentie, waardoor IEEE 1588 Class C/D PTP op systeemniveau mogelijk is
  • FEC-beëindiging, monitoring en conversie tussen verschillende interfacesnelheden
  • 32 long-reach (LR) capabele 112G PAM4 SerDes met programmeerbaarheid om vermogen versus prestaties te optimaliseren
  • Ondersteuning voor DAC-kabels, inclusief automatische onderhandeling en linktraining
  • Ondersteuning voor industrieel temperatuurbereik, waardoor implementaties in buitenomgevingen mogelijk zijn
  • Complete Software Development Kit (SDK) met hitless upgrade en warme herstartmogelijkheden en compatibel met de in de praktijk bewezen META-DX1 SDK

Microchip biedt een volledige set design-in-materiaal, referentieontwerpen en evaluatieborden om klanten te ondersteunen bij het bouwen van systemen met META-DX2L-apparaten. Naast Ethernet PHY-technologie biedt Microchip systeemverkopers ook een totale systeemoplossing, waaronder PolarFire FPGA's, de ZL30632 hoogwaardige PLL, oscillatoren, spanningsregelaars en andere componenten die vooraf zijn gevalideerd als een systeem met META-DX2L om helpen om ontwerpen sneller in productie te brengen.

Voor meer informatie, bezoek www.microchip.com 

ELE-tijden
+ berichten
  • De langste 3D-geprinte betonnen fietsbrug ter wereld
  • Machine learning verbetert biologische beeldanalyse
  • De nieuwe SCALE-iFlex LT Plug-and-Play Gate-driver van Power Integrations verbetert EconoDUAL IGBT Module Prestaties met 20%
  • EPS Global sluit zich aan bij Nuvoton's MCU Security Partner-ecosysteem