Microchip presenta la PHY Ethernet 1.6T más compacta de la industria con conectividad de hasta 800 GbE para centros de datos en la nube, 5G e IA

Actualización: 6 de agosto de 2023
Microchip presenta la PHY Ethernet 1.6T más compacta de la industria con conectividad de hasta 800 GbE para centros de datos en la nube, 5G e IA

Los enrutadores, conmutadores y tarjetas de línea necesitan mayor ancho de banda, densidad de puertos y conectividad de hasta 800 Gigabit Ethernet (GbE) para manejar el creciente tráfico del centro de datos impulsado por 5G, servicios en la nube y aplicaciones de Inteligencia Artificial (IA) y Aprendizaje Automático (ML). Para ofrecer un mayor ancho de banda, estos diseños deben superar los desafíos de integridad de la señal asociados con la transición de la industria a la conectividad del serializador/deserializador (SerDes) PAM112 de 4G (gigabits por segundo) que se necesita para admitir las últimas ópticas conectables, placas posteriores del sistema y paquetes. procesadores. Estos desafíos ahora se pueden superar con la solución PHY (capa física) de bajo consumo y 1.6 T (terabits por segundo) más compacta de la industria de Microchip. Tecnología Inc. con su PM6200 META-DX2L que reduce la energía por puerto en un 35 por ciento en comparación con su predecesor 56G PAM4, META-DX1, la primera solución PHY a escala de terabit de la industria.

"La industria está haciendo la transición a un ecosistema 112G PAM4 para conmutación de alta densidad, procesamiento de paquetes y óptica", dijo Bob Wheeler, analista principal de redes en The Linley Group. “El META-DX2L de Microchip está optimizado para abordar estas demandas mediante la conexión de tarjetas de línea para conmutar tejidos y ópticas multivelocidad para conectividad de 100 GbE, 400 GbE y 800 GbE”.

Con su ancho de banda de 1.6T de alta densidad, huella que ahorra espacio, tecnología 112G PAM4 SerDes y soporte para velocidades de Ethernet de 1 a 800 GbE, META-DX2L Ethernet PHY de Microchip es un dispositivo de grado de temperatura industrial que ofrece la versatilidad de conectividad para maximice la reutilización del diseño en aplicaciones que van desde un retimer, una caja de cambios o una caja de cambios de marcha atrás hasta un multiplexor 2: 1 sin golpes (mux). Las funciones de caja de cambios y puntos de cruce altamente configurables hacen un uso completo del ancho de banda de E / S de un dispositivo de conmutación para permitir las conexiones flexibles necesarias para las tarjetas de múltiples velocidades que admiten una amplia gama de ópticas conectables. El PAM4 SerDes de bajo consumo de PHY le permite admitir la tasa de interfaz de infraestructura de próxima generación para centros de datos en la nube, clústeres de cómputo AI / ML, 5G e infraestructura de proveedores de servicios de telecomunicaciones, ya sea a través de cables de cobre de conexión directa (DAC) de largo alcance. placas posteriores o conexiones a ópticas enchufables.

“Para la generación 56G, presentamos el primer PHY terabit de la industria, META-DX1, y ahora lo hemos seguido con una solución 112G igualmente transformadora que ofrece las capacidades que los desarrolladores de sistemas necesitan para resolver los nuevos desafíos actuales que plantean los centros de datos en la nube, las redes 5G y Escalado horizontal de cómputo AI / ML ”, dijo Babak Samimi, vicepresidente de la unidad de negocios de comunicaciones de Microchip. "Al ofrecer hasta 1.6 T de ancho de banda dentro de una arquitectura de bajo consumo de energía y en el espacio más pequeño, el META-DX2L PHY duplica el ancho de banda de las soluciones anteriores en el mercado al tiempo que establece un nuevo nivel de eficiencia energética".

META-DX2L se ofrece en el tamaño de paquete más pequeño de la industria, 23 x 30 milímetros (mm), lo que permite el ahorro de espacio necesario para ofrecer las densidades de puertos de la tarjeta de línea que exigen los hiperescaladores y los desarrolladores de sistemas. Los aspectos más destacados del producto incluyen:

  • Dual 800 GbE, Quad 400 GbE y 16x 100/50/25/10/1 GbE PHY
  • Admite velocidades de datos de canal de fibra, OTN y Ethernet
  • Admite velocidades de datos patentadas para aplicaciones AI / ML
  • El multiplexor sin impactos 2: 1 integrado permite arquitecturas de alta disponibilidad / protección
  • Crosspoint altamente configurable que admite servicios de múltiples velocidades en cualquier puerto
  • Latencia constante, que habilita IEEE 1588 Clase C / D PTP a nivel del sistema
  • Terminación FEC, monitoreo y conversión entre varias tasas de interfaz
  • 32 SerDes 112G PAM4 de largo alcance (LR) con capacidad de programación para optimizar la potencia en comparación con el rendimiento
  • Soporte para cables DAC, incluida la negociación automática y el entrenamiento de enlaces
  • Soporte de rango de temperatura industrial, lo que permite implementaciones en entornos al aire libre
  • Kit completo de desarrollo de software (SDK) con actualización sin interrupciones y capacidades de reinicio en caliente y compatible con el SDK META-DX1 probado en el campo

Microchip proporciona un conjunto completo de material adicional de diseño, diseños de referencia y placas de evaluación para ayudar a los clientes a construir sistemas con dispositivos META-DX2L. Además de la tecnología Ethernet PHY, Microchip también proporciona a los proveedores de sistemas una solución de sistema total que incluye FPGA PolarFire, PLL de alto rendimiento ZL30632, osciladores, reguladores de voltaje y otros componentes que se han validado previamente como un sistema con META-DX2L para ayudar a llevar los diseños a la producción más rápido.

Para más información visite www.microchip.com 

Horarios ELE
+ publicaciones
  • El puente para bicicletas de hormigón impreso en 3D más largo del mundo
  • El aprendizaje automático mejora el análisis de imágenes biológicas
  • El nuevo controlador de puerta Plug-and-Play SCALE-iFlex LT de Power Integrations mejora EconoDUAL IGBT Módulo Rendimiento en un 20%
  • EPS Global se une al ecosistema de socios de seguridad MCU de Nuvoton