Microchip presenta il PHY Ethernet 1.6T più compatto del settore con connettività fino a 800 GbE per data center cloud, 5G e AI

Aggiornamento: 6 agosto 2023
Microchip presenta il PHY Ethernet 1.6T più compatto del settore con connettività fino a 800 GbE per data center cloud, 5G e AI

Router, switch e schede di linea necessitano di larghezza di banda, densità di porte e connettività fino a 800 Gigabit Ethernet (GbE) più elevate per gestire il crescente traffico dei data center guidato dal 5G, dai servizi cloud e dalle applicazioni di Intelligenza Artificiale (AI) e Machine Learning (ML). Per fornire una larghezza di banda più elevata, questi progetti devono superare le sfide di integrità del segnale associate alla transizione del settore alla connettività Serializzatore/Deserializzatore (SerDes) PAM112 da 4G (gigabit al secondo), necessaria per supportare le più recenti ottiche collegabili, backplane di sistema e pacchetti processori. Queste sfide possono ora essere superate con la soluzione PHY (strato fisico) più compatta del settore, da 1.6 T (terabit al secondo) e a basso consumo di Microchip Tecnologia Inc. con il suo PM6200META-DX2L che riduce la potenza per porta del 35% rispetto al suo predecessore 56G PAM4, META-DX1, la prima soluzione PHY su scala terabit del settore.

"Il settore sta passando a un ecosistema PAM112 4G per la commutazione ad alta densità, l'elaborazione dei pacchetti e l'ottica", ha affermato Bob Wheeler, analista principale per il networking presso The Linley Group. “Il META-DX2L di Microchip è ottimizzato per soddisfare queste esigenze collegando le schede di linea per commutare fabric e ottiche multi-rate per connettività 100 GbE, 400 GbE e 800 GbE”.

Con la sua larghezza di banda di 1.6 T ad alta densità, l'ingombro ridotto, la tecnologia SerDes 112G PAM4 e il supporto per velocità Ethernet da 1 a 800 GbE, META-DX2L Ethernet PHY di Microchip è un dispositivo di livello industriale che offre la versatilità di connettività per massimizzare il riutilizzo del design in applicazioni che vanno da un retimer, riduttore o cambio inverso a un multiplexor 2:1 hitless (mux). Le funzioni crosspoint e riduttore altamente configurabili sfruttano appieno la larghezza di banda I/O di un dispositivo switch per consentire le connessioni flessibili necessarie per le schede multi-rate che supportano un'ampia gamma di ottiche collegabili. Il SerDes PAM4 a bassa potenza di PHY consente di supportare la velocità di interfaccia dell'infrastruttura di nuova generazione per data center cloud, cluster di calcolo AI/ML, 5G e infrastrutture di fornitori di servizi di telecomunicazione, sia su cavi DAC (Direct Attach Copper) a lunga portata, sia backplane o connessioni a ottiche collegabili.

“Per la generazione 56G abbiamo introdotto il primo PHY terabit del settore, META-DX1, e ora abbiamo seguito una soluzione 112G altrettanto trasformativa che offre le capacità di cui gli sviluppatori di sistemi hanno bisogno per risolvere le nuove sfide odierne poste da data center cloud, rete 5G e Scalabilità orizzontale dell'elaborazione AI/ML", ha affermato Babak Samimi, vicepresidente della business unit delle comunicazioni di Microchip. "Fornendo fino a 1.6 T di larghezza di banda all'interno di un'architettura a basso consumo e con il minimo ingombro, META-DX2L PHY raddoppia la larghezza di banda delle precedenti soluzioni sul mercato, stabilendo un nuovo livello di efficienza energetica".

META-DX2L è offerto nella confezione più piccola del settore, 23 x 30 millimetri (mm), che consente il risparmio di spazio necessario per fornire le densità di porte della scheda di linea richieste dagli hyperscaler e dagli sviluppatori di sistemi. I punti salienti del prodotto includono:

  • Doppio 800 GbE, quad 400 GbE e 16x 100/50/25/10/1 GbE PHY
  • Supporta velocità dati Ethernet, OTN e Fibre Channel
  • Supporta velocità dati proprietarie per applicazioni AI/ML
  • Il mux hitless 2:1 integrato consente architetture di alta disponibilità/protezione
  • Crosspoint altamente configurabile che supporta servizi multi-rate su qualsiasi porta
  • Latenza costante, abilitando IEEE 1588 Classe C/D PTP a livello di sistema
  • Terminazione FEC, monitoraggio e conversione tra varie velocità di interfaccia
  • 32 SerDes PAM112 4G con capacità a lungo raggio (LR) con programmabilità per ottimizzare la potenza rispetto alle prestazioni
  • Supporto per cavi DAC, inclusa negoziazione automatica e formazione sul collegamento
  • Supporto per range di temperatura industriale, che consente implementazioni in ambienti esterni
  • Kit di sviluppo software completo (SDK) con aggiornamento senza interruzioni e funzionalità di riavvio a caldo e compatibile con l'SDK META-DX1 collaudato sul campo

Microchip fornisce un set completo di materiale collaterale di progettazione, progetti di riferimento e schede di valutazione per supportare i clienti che creano sistemi con dispositivi META-DX2L. Oltre alla tecnologia Ethernet PHY, Microchip fornisce anche ai fornitori di sistemi una soluzione di sistema totale che include FPGA PolarFire, il PLL ad alte prestazioni ZL30632, oscillatori, regolatori di tensione e altri componenti che sono stati pre-convalidati come sistema con META-DX2L per aiuta a portare i progetti in produzione più velocemente.

Per ulteriori informazioni, visitare www.microchip.com 

ELE Times
+ post
  • Il più lungo ponte per biciclette in cemento stampato in 3D al mondo
  • L'apprendimento automatico migliora l'analisi dell'immagine biologica
  • Il nuovo gate driver plug-and-play SCALE-iFlex LT di Power Integrations migliora EconoDUAL IGBT Moduli Prestazioni del 20%
  • EPS Global si unisce all'ecosistema di partner di sicurezza MCU di Nuvoton