Synopsys, Die-to-Die 컨트롤러 IP 출시

업데이트: 7년 2021월 XNUMX일

Synopsys, Die-to-Die 컨트롤러 IP 출시

Synopsys, Die-to-Die 컨트롤러 IP 출시

회사의 기존 112G USR / XSR PHY IP를 보완하는 Synopsys의 새로운 DesignWare Die-to-Die 컨트롤러 IP는 이제 완전한 die-to-die IP 솔루션을 제공합니다.

Synopsys에 따르면 설계자는 고성능 컴퓨팅, 인공 지능 (AI) 및 네트워킹 SoC의 증가 된 워크로드와 더 빠른 데이터 이동 요구 사항을 해결할 수있는 저 지연, 고 대역폭 다이-다이 연결 제품의 이점을 누릴 수 있습니다. .

DesignWare Die-to-Die 컨트롤러 및 PHY IP는 HBM IP 및 3DIC 컴파일러로 구성된 Synopsys 다중 다이 솔루션의 일부로, 고급 패키징이 필요한 SoC 설계를 가속화합니다.

DesignWare Die-to-Die 컨트롤러는 더 높은 데이터 무결성 및 링크 신뢰성을 위해 선택적 순방향 오류 수정 및 순환 중복 검사와 같은 오류 복구 메커니즘을 제공합니다. AMBA CXS 및 AXI 프로토콜을 지원하는 DesignWare Die-to-Die 컨트롤러의 유연한 구성은 Arm 기반 및 기타 고성능 SoC에 쉽게 통합 할 수 있도록 일관되고 일관되지 않은 데이터 통신을 허용합니다. 최대 1.8Tb / s PHY 대역폭을 지원하는 DesignWare 다이-다이 컨트롤러는 강력한 다이-다이 연결이 필요한 SoC의 고성능 컴퓨팅 요구를 해결합니다.

Synopsys의 IP 마케팅 및 전략 담당 수석 부사장 인 John Koeter는“다이 분할 및 분해 추세는 초 단거리 및 초 단거리 링크를 필요로하여 높은 데이터 속도로 다이 간 연결을 가능하게합니다. “우리의 완벽한 DesignWare 다이-투-다이 IP 솔루션은 여러 고객이 채택한 초저 지연 컨트롤러와 고성능 PHY를 제공하므로 설계자는 통합을 최소화하면서 자신의 멀티 다이 SoC에 고품질 IP를 확실하게 통합 할 수 있습니다. 위험."

Synopsys의 광범위한 DesignWare IP 포트폴리오에는 로직 라이브러리, 임베디드 메모리, IO, PVT 모니터, 임베디드 테스트, 아날로그 IP, 인터페이스 IP, 보안 IP, 임베디드 프로세서 및 하위 시스템이 포함됩니다.

프로토 타이핑, 소프트웨어 개발 및 IP의 SoC 통합을 가속화하기 위해 Synopsys의 IP 가속 이니셔티브는 IP 프로토 타이핑 키트, IP 소프트웨어 개발 키트 및 IP 하위 시스템도 제공합니다.