คอร์ IP RISC-V ที่ปรับแต่งได้อย่างเต็มที่เป็นครั้งแรกสำหรับข้อมูลจำนวนมาก

อัปเดต: 25 เมษายน 2023

Semidynamics ได้เปิดตัวคอร์ตระกูล RISC-V แบบ 64 บิตที่ปรับแต่งได้เต็มรูปแบบตัวแรกของโลก ซึ่งยอดเยี่ยมสำหรับการจัดการข้อมูลจำนวนมากสำหรับแอปพลิเคชัน รวมถึง AI, ML และ HPC แกนประมวลผลเป็นแบบไม่เชื่อเรื่องพระเจ้า โดยเวอร์ชันปัจจุบันมีให้ถึง 5 นาโนเมตร

Roger Espasa ซีอีโอและผู้ก่อตั้ง Semidynamics อธิบายว่า "จนถึงตอนนี้ คอร์โปรเซสเซอร์ RISC-V มีการกำหนดค่าที่แก้ไขโดยผู้จำหน่ายหรือมีตัวเลือกการกำหนดค่าในจำนวนที่จำกัดมาก เช่น ขนาดแคช ขนาดแอดเดรสบัส อินเทอร์เฟซ และอื่นๆ อีกเล็กน้อย พารามิเตอร์ควบคุม คอร์ IP ใหม่ของเราช่วยให้ลูกค้าสามารถควบคุมการกำหนดค่าได้ทั้งหมด ไม่ว่าจะเป็นคำสั่งใหม่ พื้นที่แอดเดรสแยก ความสามารถในการเข้าถึงหน่วยความจำใหม่ ฯลฯ ซึ่งหมายความว่าเราสามารถปรับแต่งคอร์ให้ตรงกับความต้องการของแต่ละโครงการได้อย่างแม่นยำ ดังนั้นจึงไม่มีสิ่งที่ไม่จำเป็น ค่าโสหุ้ยหรือการประนีประนอม ที่สำคัญยิ่งกว่านั้น เราสามารถนำฟีเจอร์ 'ซอสลับ' ของลูกค้าไปใช้ใน RTL ได้ภายในเวลาไม่กี่สัปดาห์ ซึ่งเป็นสิ่งที่ไม่มีใครเสนอ นักออกแบบทุกคนที่ใช้ RISC-V ต้องการชุดที่สมบูรณ์แบบของขุมพลัง ประสิทธิภาพ และพื้นที่ พร้อมด้วยคุณลักษณะที่แตกต่างไม่เหมือนใคร และตอนนี้ เป็นครั้งแรกที่พวกเขาได้รับสิ่งนั้นจากเรา”

ตัวแรกในครอบครัวที่เสนอให้ขอใบอนุญาตในขณะนี้คือแกนหลักของ Atrevido สิ่งนี้ทำให้การตั้งเวลาไม่เป็นไปตามคำสั่งรวมกับ Gazzillion ที่เป็นกรรมสิทธิ์ของบริษัท เทคโนโลยี เพื่อให้สามารถจัดการข้อมูลที่กระจัดกระจายสูงโดยมีค่าหน่วงเวลาที่ยาวนานและมีระบบหน่วยความจำแบนด์วิธสูงตามแบบฉบับของแอปพลิเคชันการเรียนรู้ของเครื่องในปัจจุบัน อย่างมีประสิทธิภาพ เทคโนโลยี Gazzillion ขจัดปัญหาความหน่วงที่อาจเกิดขึ้นเมื่อใช้เทคโนโลยี CXL เพื่อจัดเตรียมหน่วยความจำระยะไกลเพื่อให้เข้าถึงได้ในอัตราซุปเปอร์ชาร์จที่พัฒนาขึ้นเพื่อมอบให้

สำหรับเวิร์กโหลดที่ต้องการ เช่น HPC Atrevido core รองรับความจุหน่วยความจำขนาดใหญ่ด้วยพาธข้อมูลเนทีฟ 64 บิตและพาธที่อยู่จริง 48 บิต Espasa กล่าวเสริมว่า: “เรามีคอร์ที่เร็วที่สุดในตลาดสำหรับการย้ายข้อมูลจำนวนมากด้วยแคชไลน์ต่อสัญญาณนาฬิกาที่ความถี่สูง แม้ว่าข้อมูลจะไม่พอดีกับแคชก็ตาม และเราสามารถทำได้ที่ความถี่สูงถึง 2.4GHz บนโหนดด้านขวา ส่วนที่เหลือของตลาดเฉลี่ยเกี่ยวกับแคชบรรทัดทุก ๆ หลายรอบ ซึ่งไม่มีที่ไหนใกล้เคียงกับของเราทุก ๆ รอบ ดังนั้น หากแอปพลิเคชันสตรีมข้อมูลจำนวนมาก และ/หรือแอปพลิเคชันสัมผัสกับข้อมูลขนาดใหญ่มากที่ไม่พอดีกับแคช เราก็มีคอร์ RISC-V ที่ดีที่สุดในตลาดสำหรับกรณีการใช้งานของคุณ”

ด้วยการรองรับ MMU อย่างสมบูรณ์ Atrevido ยังพร้อมใช้งานบน Linux ซึ่งประกอบด้วยการรองรับแคชที่สอดคล้องกัน สภาพแวดล้อมการประมวลผลหลายตัวตั้งแต่สองคอร์ไปจนถึงหลายร้อยคอร์ พร้อมเวกเตอร์ รองรับ RISC-V Vector Specification 1.0 และ Semidynamics Open Vector Interface ที่กำลังจะมีขึ้น คำสั่งเวกเตอร์เข้ารหัสการคำนวณจำนวนมากอย่างหนาแน่นเพื่อลดพลังงานที่ใช้โดยการดำเนินการแต่ละครั้ง คำสั่ง Vector Gather รองรับน้ำหนักเทนเซอร์แบบเบาบางอย่างมีประสิทธิภาพเพื่อช่วยเหลือปริมาณงาน ML

เขาสรุปว่า: “เราอยู่ในโหมดซ่อนตัวในขณะที่เราสร้างสถาปัตยกรรมหลักที่ชุมชน RISC-V ต้องการจริงๆ – หนึ่งที่มีความสามารถในการปรับแต่งได้อย่างเต็มที่ ไม่ใช่แค่การตั้งค่าที่ปรับแต่งได้ไม่กี่อย่าง ไม่มีใครมีคอร์ RISC-V ที่ซับซ้อนเช่นนี้ที่สามารถกำหนดค่าได้ทั้งหมดเพื่อตอบสนองความต้องการเฉพาะของแต่ละโครงการได้อย่างสมบูรณ์แบบ แทนที่จะต้องใช้คอร์ที่หาซื้อไม่ได้ทั่วไปและประนีประนอม”

ดูเพิ่มเติม : โมดูล IGBT | จอแสดงผล LCD | ชิ้นส่วนอิเล็กทรอนิกส์