Hợp tác tăng tốc thiết kế SoC điện toán siêu tỷ lệ cho các nút quy trình

Cập nhật: ngày 14 tháng 2021 năm XNUMX

Cadence Design Systems đã tối ưu hóa quy trình kỹ thuật số Cadence 20.1 đầy đủ cho các công nghệ quy trình tiên tiến của Samsung Foundry xuống 4nm. Trong sự hợp tác, các nhà thiết kế có thể sử dụng các công cụ Cadence để cung cấp công suất, hiệu suất và diện tích tối ưu và sản xuất silicon chính xác, ưu tiên cho các ứng dụng tính toán siêu tỷ lệ.

Giải pháp này mang đến những khả năng lý tưởng cho các công nghệ xử lý tiên tiến của Samsung. Ví dụ: iSpatial công nghệ cho phép chuyển đổi liền mạch từ Giải pháp tổng hợp chi sang Hệ thống triển khai đổi mới sử dụng cơ sở dữ liệu và giao diện người dùng chung. Khả năng ML tạo điều kiện cho người dùng sử dụng các thiết kế hiện có của họ để đào tạo công nghệ tối ưu hóa GigaOpt nhằm giảm tỷ suất lợi nhuận thiết kế so với các luồng địa điểm và tuyến đường truyền thống.

Sangyun Kim, Phó chủ tịch Nhóm Công nghệ Thiết kế Sáng tạo tại Samsung Electronics cho biết: “Với sự đổi mới đang diễn ra trong lĩnh vực điện toán siêu tốc và lái xe tự động, nhu cầu về năng lực của HPC ngày càng gia tăng. “Bằng cách kết hợp các nút quy trình tiên tiến mới nhất của Samsung Foundry với toàn bộ quy trình kỹ thuật số Cadence 20.1, khách hàng của chúng tôi có thể đạt được các mục tiêu thiết kế của họ một cách nhanh chóng và hiệu quả.”

Michael Jackson, phó chủ tịch công ty, R & D của Digital & Signoff Group tại Cadence cho biết: “Luồng kỹ thuật số Cadence mới được tối ưu hóa giúp khách hàng đạt được mục tiêu PPA đơn giản hơn nhiều bằng cách sử dụng các công nghệ quy trình tiên tiến của Samsung Foundry. “Bằng cách mở rộng sự hợp tác lâu dài của chúng tôi với Samsung Foundry, các nhà thiết kế có thể nhanh chóng áp dụng các phương pháp HPC đã được xác nhận của Samsung Foundry để mang lại hiệu suất silicon đặc biệt đúng lúc.”