Cadence ช่วยเพิ่มการจำลองฮาร์ดแวร์และการสร้างต้นแบบ EDA

อัปเดต: 9 ธันวาคม 2023

Cadence ช่วยเพิ่มการจำลองฮาร์ดแวร์และการสร้างต้นแบบ EDA

ทั้งสองมุ่งเป้าไปที่การออกแบบ SoC หลายพันล้านประตู Palladium Z2 Enterprise Emulation มีไว้สำหรับการดีบักฮาร์ดแวร์ก่อนซิลิกอนและ Protium X2 Enterprise Prototyping มีไว้สำหรับการตรวจสอบซอฟต์แวร์ก่อนซิลิกอน พวกเขาติดตามจาก Palladium Z1 และ Protium X1

จาก Xilinx UltraScale+ VU19P FPGAs “ระบบเหล่านี้ช่วยให้ลูกค้าได้รับความจุ 2x และการปรับปรุงประสิทธิภาพ 1.5x เมื่อเทียบกับรุ่นก่อน” Cadence กล่าว “ทั้งสองระบบนำเสนอการคอมไพล์แบบโมดูลาร์ เทคโนโลยี สามารถรวบรวม 10 พันล้านเกตได้ภายในเวลาไม่ถึง 10 ชั่วโมงบน Palladium Z2 และภายใน 24 ชั่วโมงบน Protium X2”

มีการแชร์โฟลว์ฟรอนต์เอนด์ที่ใช้ร่วมกันเพื่อให้สามารถกระจายภาระงานระหว่างการตรวจสอบการตรวจสอบความถูกต้องและการนำซอฟต์แวร์ก่อนซิลิกอนมาใช้ การดีบักเป็นแบบรวมและมีอินเทอร์เฟซเสมือนและฟิสิคัลทั่วไปและ testbench

“ Xilinx และ Cadence ได้ทำงานอย่างใกล้ชิดเพื่อให้แน่ใจว่าฟรอนต์เอนด์ซอฟต์แวร์ Cadence ทำงานร่วมกับแบ็คเอนด์ Xilinx Vivado Design Suite ได้อย่างราบรื่น” Hanneke Krekels ผู้อำนวยการ Xilinx กล่าว “ โฟลว์ด้านหน้าไปด้านหลัง Cadence และ Xilinx แบบบูรณาการช่วยให้นักพัฒนาซอฟต์แวร์สามารถใช้แพลตฟอร์มได้เร็วที่สุดในระหว่างขั้นตอนการพัฒนาและมุ่งเน้นไปที่การตรวจสอบความถูกต้องของการออกแบบและการพัฒนาซอฟต์แวร์มากกว่าการนำต้นแบบมาใช้”

ขั้นตอนการตรวจสอบแบบเต็มของ Cadence มีเครื่องมือข้างต้นรวมถึงการจำลองตรรกะ Xcelium แพลตฟอร์มการตรวจสอบอย่างเป็นทางการของ JasperGold และชุดแอปพลิเคชันการตรวจสอบ