Socionext melisensikan eFPGA Flex Logix untuk platform stasiun pangkalan 5G

Pembaruan: 22 Juni 2021

Socionext melisensikan eFPGA Flex Logix untuk platform stasiun pangkalan 5G

Socionext melisensikan eFPGA Flex Logix untuk platform stasiun pangkalan 5G

Socionext telah menandatangani perjanjian lisensi dengan Flex Logix Technologies untuk menggunakan EFLX 4K eFPGA dalam ASIC 7nm yang dikembangkan untuk platform 5G perusahaan komunikasi besar.

Menurut Socionext, dengan memanfaatkan eFPGA, ia dapat memberikan ASIC yang dapat diprogram ulang yang dapat dikonfigurasi ulang setelah tape-out untuk beradaptasi dengan persyaratan baru dan mengubah standar dan protokol sesuai kebutuhan.

Dengan mengintegrasikan FPGA, Socionext mengatakan akan dapat meningkatkan kinerja dan mengurangi daya dengan menghilangkan satu chip di base station. Ini juga memberikan manfaat personalisasi kepada operator yang tidak lagi perlu membagikan perangkat lunak berpemilik mereka dengan penyedia ASIC agar dapat ditambahkan ke FPGA.

“Sementara BTS nirkabel selalu menggunakan FPGA untuk memberikan personalisasi dan peningkatan kemampuan operator, tuntutan 5G membutuhkan kinerja yang lebih tinggi sekaligus mengurangi daya dan biaya sistem,” jelas Yutaka Hayashi, VP Pusat Data dan Unit Bisnis Jaringan Socionext. “Hal ini dapat dicapai dengan menggunakan solusi ASIC dan dengan memanfaatkan eFPGA Flex Logix dalam desain tersebut. Sekarang ASIC dapat dikonfigurasi ulang, memungkinkan pelanggan nirkabel kami untuk menghadirkan platform 5G fleksibel yang dapat mendukung persyaratan khusus operator saat ini dan di masa depan.”

“Dengan kebutuhan yang terus-menerus akan kinerja yang lebih melalui akselerasi perangkat keras dan penurunan daya dan biaya sistem, kami melihat kebutuhan yang meningkat akan kemampuan konfigurasi ulang RTL dalam ASIC untuk mendukung penyesuaian dan akselerasi khusus pengguna akhir,” tambah Geoff Tate, CEO Flex Logix. "Base station nirkabel khususnya sangat cocok untuk memanfaatkan fleksibilitas ini."

EFLX adalah arsitektur digital untuk pengembangan FPGA tertanam untuk integrasi ke dalam SoC, ASIC, dan MCU dengan berbagai ukuran. EFLX4K Logic IP core memiliki 4K 4-input-equivalent-LUTs, 632 input dan 632 output dan merupakan eFPGA lengkap. Inti IP DSP EFLX4K menggantikan sekitar LUT dengan 40 akumulator pengganda untuk aplikasi DSP dan kecerdasan buatan (AI). Kedua inti EFLX4K dapat disatukan untuk membuat susunan yang lebih besar guna mendukung aplikasi yang membutuhkan lebih banyak LUT sesuai kebutuhan, lebih dari 250,000 LUT dengan campuran inti Logika dan DSP apa pun.

Array EFLX diprogram menggunakan Verilog atau VHDL; dan EFLX Compiler mengambil output dari alat sintesis seperti Synopsys Synplify dan melakukan pengepakan, penempatan, perutean, pengaturan waktu, dan generasi bitstream. Bitstream, ketika dimuat ke dalam array, memprogramnya untuk mengeksekusi RTL yang diinginkan.