تكساس إنسترومنتس تطلق عائلة SAR ADC الجديدة

تحديث: 14 يونيو 2021

تكساس إنسترومنتس تطلق عائلة SAR ADC الجديدة

تكساس إنسترومنتس تطلق عائلة SAR ADC الجديدة

قامت شركة Texas Instruments (TI) بتوسيع محفظتها من محولات البيانات عالية السرعة مع عائلة جديدة من المحولات التناظرية إلى الرقمية (SAR) التي ستتيح الحصول على بيانات عالية الدقة في التصاميم الصناعية.

تتميز عائلة ADC3660 بنطاق ديناميكي هو الأفضل في فئتها مع استهلاك منخفض للطاقة ، وتشتمل على ثمانية وحدات ADC SAR بدقة 14 و 16 و 18 بت بسرعات أخذ العينات تتراوح من 10 إلى 125 MSPS ، مما يساعد المصممين على تحسين دقة الإشارة وإطالة عمر البطارية وتعزيز حماية النظام.

في حلقة تحكم رقمية عالية السرعة ، تعمل ADC في نظام معقد للاستجابة للتغيرات السريعة في الجهد االكهربى أو التيار للمساعدة في منع الأضرار المكلفة التي تلحق بالمكونات الحيوية في أنظمة إدارة الطاقة ، وقد أصبح هذا الأمر أكثر أهمية بالنسبة للنظام لاتخاذ قرارات سريعة لمنع فشل النظام ، مما يتطلب دقة أعلى بسرعات أعلى.

باستخدام عائلة ADC3660 ، يمكن لمصممي النظام تحقيق زمن انتقال ADC لمدة ساعة واحدة (8 نانوثانية) باستخدام ADC125 بقنوات 14-MSPS و 3664 بت والقناة المزدوجة. يتيح زمن الانتقال المنخفض للغاية الخاص بالعائلة حلقات تحكم رقمية عالية السرعة في مجموعة متنوعة من الأنظمة الصناعية لمراقبة أكثر دقة والاستجابة لارتفاعات الجهد والتيار ، مما يزيد من دقة الأداة في تطبيقات مثل أشباه الموصلات نظم التصنيع.

حتى الآن ، كان على المهندسين الذين يصممون الأنظمة الصناعية الاختيار بين أداء ضوضاء ممتاز واستهلاك منخفض للطاقة. تلغي عائلة ADC3660 هذه المقايضة.

على سبيل المثال ، يعمل ADC3683 على تحسين أداء الضوضاء في تطبيقات التردد الضيق مثل أجهزة الراديو الدفاعية المحمولة ، مما يوفر نسبة إشارة إلى ضوضاء (SNR) تبلغ 84.2 ديسيبل وكثافة طيفية للضوضاء تبلغ -160 ديسيبل / هرتز مع الحفاظ على انخفاض استهلاك الطاقة من 94 ميغاواط لكل قناة.

تساعد سرعات أخذ العينات العالية والميزات المدمجة لعائلة ADC3660 المصممين على تقليل عدد المكونات في أنظمتهم. على سبيل المثال ، فإن ADC3683 ، الذي يأخذ عينات أسرع أربع مرات من الأجهزة المنافسة ذات 18 بت بضعف كثافة القناة ، يتيح الإفراط في أخذ العينات ، وهي تقنية تدفع التوافقيات بعيدًا عن الإشارة المطلوبة. يسمح هذا للمصممين بتقليل تعقيد مرشح منع التشويش وعدد مكونات النظام بنسبة تصل إلى 75٪.

تشمل الميزات الأخرى التي تقلل من تعقيد التصميم خيارات التدمير على الرقاقة التي تمكن المصممين من إزالة الضوضاء والتوافقيات غير المرغوب فيها بسهولة في النظام وتعزيز نسبة الإشارة إلى الضوضاء (SNR) والنطاق الديناميكي الخالي من التشويش حتى 15 ديسيبل. خيارات الإبادة هذه، جنبًا إلى جنب مع أكسيد المعدن التكميلي أشباه الموصلات (CMOS)، تمكن المصممين من استخدام هذه ADCs مع المعالجات المستندة إلى Arm أو معالجات الإشارات الرقمية بدلاً من مصفوفات البوابة القابلة للبرمجة ميدانيًا (FPGAs)، والتي يمكن أن تساعد في تقليل تكلفة النظام.

بالإضافة إلى ذلك ، يعمل محول تقليل السرعة الرقمي المدمج مع مذبذب معقد يتم التحكم فيه رقميًا على تقليل كمية موارد المعالج المطلوبة.